<div dir="ltr"><br><br><div class="gmail_quote">On Fri, Sep 5, 2008 at 12:46 AM, ron minnich <span dir="ltr"><<a href="mailto:rminnich@gmail.com">rminnich@gmail.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
<div><div></div><div class="Wj3C7c">On Fri, Sep 5, 2008 at 12:45 AM, Jackie Pan <<a href="mailto:jackiepan93@gmail.com">jackiepan93@gmail.com</a>> wrote:<br>
> Hi all,<br>
> I'm wondering if it's possible to place code into cache-emulated RAM, I<br>
> tested on an intel T2300,<br>
> after CAR setup, I can read/write to the mapped region, however code<br>
> execution seems not working.<br>
> Postcode reveals that the CPU seems to be spinning on the very first<br>
> instruction in the 'RAM' region.<br>
> Anyone could give some hints? thanks.<br>
<br>
</div></div>It is possible and it works. What you might do is dump the contents of<br>
the CAR once you have copied to it and see what is there.<br>
<br>
</blockquote></div>in v2, there is one option for Opteron rev F, after enable it, DDR2 mem training code is copied to core0  cache of other nodes, <br>it will train the mem when core0 of node0 is doing hardware_main(),,,, <br>
<br>YH<br></div>