<div dir="ltr"><br><div class="gmail_quote">On Sat, Sep 6, 2008 at 5:25 PM, Carl-Daniel Hailfinger <span dir="ltr"><<a href="mailto:c-d.hailfinger.devel.2006@gmx.net">c-d.hailfinger.devel.2006@gmx.net</a>></span> wrote:<br>
<blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">Hi Myles,<br>
<br>
could you please run<br>
lspci -tvn<br>
lspci -nnvvx<br>
both under coreboot and proprietary BIOS on your S2892? We're trying to<br>
figure out how to best represent the multiple link structure of that<br>
board in our v3 dts.</blockquote><div><br>Here's the output you requested.<br><br>disclaimers:<br>lspci is a different version<br>I don't have both CPU sockets populated with Opterons<br>I have an FPGA in the second socket<br>
I have a PCIe SATA controller<br><br>Wouldn't the s2895 be more interesting since it has a PCIe controller that is connected only if both Opterons are populated?<br><br>Thanks,<br>Myles<br> </div><blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
<br>
Thanks!<br>
Regards,<br>
Carl-Daniel<br>
<font color="#888888"><br>
--<br>
<a href="http://www.hailfinger.org/" target="_blank">http://www.hailfinger.org/</a><br>
<br>
</font></blockquote></div><br></div>