<div dir="ltr"><br><br><div class="gmail_quote">On Mon, Oct 20, 2008 at 1:48 PM, Marc Jones <span dir="ltr"><<a href="mailto:Marc.Jones@amd.com">Marc.Jones@amd.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
<div><div></div><div class="Wj3C7c">Myles Watson wrote:<br>
<blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
I've been trying to make the configuration spaces match between v2 and v3.<br>
The biggest difference left is the disabled/hidden devices which are not<br>
hidden in v3.<br>
<br>
Any chance that's causing the problem?<br>
<br>
I've also been trying to figure out where the legacy IO space (e.g. 0x3d4)<br>
gets routed to the card.  Does this happen automatically because the VGA bit<br>
is set in the bridge?<br>
<br>
</blockquote></div></div>
Yes, The vga bit on the subtractive bridge routes the graphics io.<br>
<br>
How did you work around the vm86 problem? Did the graphics command register get re-enabled?</blockquote><div><br>I made the interrupts self contained, with no output.  The VGA ROM initialization returns, but there is no output to the screen.  At least the screen turns black on an int10 now, though.<br>
<br>The only differences between the PCI configuration registers now is that v3 has a little larger space for VGA and SERR is set.<br><br>Thanks,<br>Myles <br></div></div><br></div>