Look through the vt823x code in chipset_enable.c and also the epia-cn code in board_enable.c. Check the values of the registers modified by those functions, and if your board's registers don't match those values, call the appropriate function at the end of the board_enable for your board. Sorry I can't be more specific, I only have a few minutes to check email.<br>
<br>-Corey<br><br><div class="gmail_quote">2009/4/1 vinuxes gmail <span dir="ltr"><<a href="mailto:vinuxes@gmail.com">vinuxes@gmail.com</a>></span><br><blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
Hello Peter,<br>Is there something that i can look into? or any pointers?<br>Please help!<br><br>Rgds,<br>Vinod<div><div></div><div class="h5"><br><br><div class="gmail_quote">On Tue, Mar 31, 2009 at 10:31 AM, vinuxesgmail <span dir="ltr"><<a href="mailto:vinuxes@gmail.com" target="_blank">vinuxes@gmail.com</a>></span> wrote:<br>

<blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">Peter,<br>
   I am stuck with the same error even after applying the new patch. Here's the command output:<br>
{-------------------<br>
stress:/tmp # ./flashrom -m "portwell:ppap-2020vl" -E          Calibrating delay loop... OK.<div><br>
No coreboot table found.<br>
Found chipset "VIA VT8237", enabling flash write... OK.<br></div>
Found board "Portwell PPAP-2020VL", enabling flash write... OK.<div><br>
Found chip "SST SST49LF004A/B" (512 KB) at physical address 0xfff80000.<br>
Erasing flash chip... ERASE FAILED!<br>
FAILED!<br>
ERROR at 0x00000000: Expected=0xff, Read=0x49<br>
-------------------<br></div>
stress:/tmp # ./flashrom -m "portwell:ppap-2020vl" -w backup.bin<div><br>
Calibrating delay loop... OK.<br>
No coreboot table found.<br>
Found chipset "VIA VT8237", enabling flash write... OK.<br></div>
Found board "Portwell PPAP-2020VL", enabling flash write... OK.<div><br>
Found chip "SST SST49LF004A/B" (512 KB) at physical address 0xfff80000.<br></div><div>
Flash image seems to be a legacy BIOS. Disabling checks.<br>
ERASE FAILED!<br>
-------------------}<br>
<br></div>
Please guide me further.<br>
<br>
Regards,<br>
Vinod<br>
<br>
Peter Stuge wrote:<br>
<blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
Gah! Sorry. Here it is.<br>
<br>
<br>
//Peter<br>
  <br>
</blockquote>
<br>
</blockquote></div><br>
</div></div><br>--<br>
coreboot mailing list: <a href="mailto:coreboot@coreboot.org">coreboot@coreboot.org</a><br>
<a href="http://www.coreboot.org/mailman/listinfo/coreboot" target="_blank">http://www.coreboot.org/mailman/listinfo/coreboot</a><br></blockquote></div><br>