<div>I'm sure the problem is coming from PIRQ map; needs some fine tuning. The board has four serials and all of them are connected the 81216DG super IO chip so I'm using the first serial port, the onchip uarts are disabled. There is an additional hwmon chip(f71858) which I did not touched yet. Attached the patch with j8 dir in mainboard and f81216DG superio added. </div>

<div> </div>
<div> </div>
<div><br>Regards,</div>
<div>Cristian<br></div>
<div class="gmail_quote">On Tue, Jan 18, 2011 at 10:01 AM, Cristian Craciunescu <span dir="ltr"><<a href="mailto:ccristian@gmail.com">ccristian@gmail.com</a>></span> wrote:<br>
<blockquote class="gmail_quote" style="PADDING-LEFT: 1ex; MARGIN: 0px 0px 0px 0.8ex; BORDER-LEFT: #ccc 1px solid">
<p>Cristian Craciunescu wrote:<br>> I've compiled suport for j8f9 board from jetw. using as template other LX<br>> mainboard. The system is booting with coreboot/seabios however the serial<br>> does not seam to work in kernel. GRUB bootloader works ok over serial but as<br>
> soon as the linux kernel finish booting it does not respond over serial but<br>> it can send messages to serial. Although the IRQs are detected correctly<br>> when the serial has input I can not see any irq messages incrementing in<br>
> /proc/interrupts. Any hint?</p>
<p>Something is wrong with the interrupt setup in coreboot if they are<br>not being delivered to the kernel.</p>
<p>Are you using the internal UART in CS5536 or do you have a superio?<br>Which board did you use as template?<br>Can you post a patch with your code so far?</p>
<p><br>//Peter</p></blockquote></div><br>