<div class="gmail_quote">On Wed, Jun 8, 2011 at 5:57 PM, Thomas Rohloff <span dir="ltr"><<a href="mailto:v10lator@myway.de">v10lator@myway.de</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex;">

Am Fri, 3 Jun 2011 20:43:17 +0200<br>
<div class="im">schrieb Stefan Reinauer <<a href="mailto:stefan.reinauer@coreboot.org">stefan.reinauer@coreboot.org</a>>:<br>
<br>
</div><div class="im">> If someone with the hardware steps up to do a port there is a chance<br>
> indeed.<br>
</div>I googled a bit and found somebody called "Jonathan A. Kollasch". He<br>
wrote that he has a board with the same north- and southbridge. This<br>
message was from 12.04. at 23:06. If anybody has his message (subject:<br>
"SB850 SERR# routinh (almost off-topic)") please re-send it to me<br>
because his e-mail isn't shown in the mailing list archives found by<br>
google but I would like to speak to him. :)<br></blockquote><div><br></div><div>He hangs out on #coreboot on freenode using the name "jakllsch".</div><div><br></div><div><meta http-equiv="content-type" content="text/html; charset=utf-8">On Wed, Jun 8, 2011 at 5:57 PM, Thomas Rohloff <span dir="ltr"><<a href="mailto:v10lator@myway.de">v10lator@myway.de</a>></span> wrote:</div>

<blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex;">
<div class="im">> That someone could be you! :-)<br>
</div>I don't think so. I know all the documentation is there but my coding<br>
skills are extreme poor.<br></blockquote><div><br></div><div>That's fine. It sounds like your board is like 95% done thanks to Jonathan's efforts (assuming he's been successful) and AMD. If you can copy some files and make some minor tweaks to config files, that might be enough to get you up and running without actually doing any coding.</div>

<div> </div><div><meta http-equiv="content-type" content="text/html; charset=utf-8">On Wed, Jun 8, 2011 at 5:57 PM, Thomas Rohloff <span dir="ltr"><<a href="mailto:v10lator@myway.de">v10lator@myway.de</a>></span> wrote:</div>

<blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex;">
<div class="im">> Also be sure that you have any means of recovery. A second flash chip<br>
> if yours is socketed, or an external eeprom burner for instance.<br>
</div>I would buy a secound chip if I could help with it, but I don't think I<br>
could do more then testing. </blockquote><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex;">
<div class="im">> Have not looked into it, but I believe I read that the 3core/4core<br>
> switch is done by some code running on the EC, so it might not be a<br>
> lot of work on the bios side.<br>
</div>What is EC? Is this a chip called "UCC" by AsRock?<br></blockquote><div><br></div><div>EC is sort of a SuperIO chip, but with more functions commonly used in laptops. I think you have a normal SuperIO chip. "UCC" seems to be a marketing name from AsRock that means "Unlock CPU Core".</div>

<div><br></div></div>-- <br>David Hendricks (dhendrix)<br>Systems Software Engineer, Google Inc.<br>