<font size="4">the superio part should placed under the LCP bridge.<br>for your mainboard,<br>it should under <br>"            device pci 1f.0 on end  # LPC bridge<br>"<br clear="all"></font><font size="4">add the superio things like:<br>
"<br>            device pci 1f.0 on end  # LPC bridge<br>            chip superio/winbond/w83627hf<br>                device pnp 2e.0 on #  Floppy<br>                    io 0x60 = 0x3f0<br>                    irq 0x70 = 6<br>
                    drq 0x74 = 2<br>                end<br><br>"<br style="font-family:georgia,serif"><br style="font-family:georgia,serif"><br style="font-family:georgia,serif"><span style="font-family:georgia,serif">Best wishes</span><br style="font-family:georgia,serif">
<span style="font-family:georgia,serif">QingPei Wang</span><br style="font-family:georgia,serif"><span style="font-family:georgia,serif">Phone: 86+018930528086</span></font><br>
<br><br><div class="gmail_quote">2011/10/17 Alp Eren Köse <span dir="ltr"><<a href="mailto:alperenkose@buyutech.com.tr">alperenkose@buyutech.com.tr</a>></span><br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex;">
Hi all,<br><br>I can't get serial output from the board I am trying to put coreboot on, so I am not able to go any further to see whats going on..<br><br>The board has a Winbond W83627HF/F/HG/G (id=0x52, rev=0x41) at 0x2e.<br>

<br>I couldn't figure out where to put the "chip superio/winbond/w83627hf" section in the "devicetree.cb" file layout?<br>Could someone please explain the devicetree.cb file structure? or point a way?<br>

<br>The "lspci -tvnn" output and my modified "devicetree.cb" file are at the attachment.<br><br>Thanks in advance,<br><font color="#888888">Alp<br>
</font><br>--<br>
coreboot mailing list: <a href="mailto:coreboot@coreboot.org">coreboot@coreboot.org</a><br>
<a href="http://www.coreboot.org/mailman/listinfo/coreboot" target="_blank">http://www.coreboot.org/mailman/listinfo/coreboot</a><br></blockquote></div><br>