Howdy,<div><br></div><div>I've got an AMD/persimmon board, with the agesa family 14 northbridge on the CPU, and the SB800 southbridge.  Both have 4 PCIe ports on them, but coreboot isn't enabling or enumerating any of the PCIe devices on the SB800.  Does anyone have any ideas for me?  The two devices on that southbridge are an NEC USB3 and a Mini-PCIe slot.</div>
<div><br></div><div><br></div><div>Pasting the console output below for those interested:</div><div><br></div><div><div><br></div><div>coreboot-persimmon1-278-gbbca20f-dirty Wed May 23 12:48:37 PDT 2012 starting...</div><div>
POST: 0x34</div><div>BSP Family_Model: 00500f20 </div><div>cpu_init_detectedx = 00000000 </div><div>POST: 0x35</div><div>agesawrapper_amdinitmmio passed.</div><div>POST: 0x37</div><div>agesawrapper_amdinitreset passed.</div>
<div>POST: 0x39</div><div>agesawrapper_amdinitearly POST: 0x34</div><div>BSP Family_Model: 00500f20 </div><div>cpu_init_detectedx = 00000001 </div><div>POST: 0x35</div><div>agesawrapper_amdinitmmio passed.</div><div>POST: 0x37</div>
<div>agesawrapper_amdinitreset passed.</div><div>POST: 0x39</div><div>agesawrapper_amdinitearly passed.</div><div>SLP_TYP type was 0</div><div>POST: 0x40</div><div>agesawrapper_amdinitpost </div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">  </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div><br></div><div>EventLog:<span class="Apple-tab-span" style="white-space:pre">    </span>EventClass = 2, EventInfo = 8040100.</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>Param1 = a00a, Param2 = 0.</div><div><span class="Apple-tab-span" style="white-space:pre">   </span>Param3 = 0, Param4 = 0.</div><div>SLP_TYP type was 0</div>
<div>error level: 4 </div><div>POST: 0x42</div><div>agesawrapper_amdinitenv SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div>
<div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>passed.</div>
<div>POST: 0x43</div><div>POST: 0x44</div><div>POST: 0x50</div><div>Loading image.</div><div>CBFS: Looking for 'fallback/coreboot_ram'</div><div>CBFS: found.</div><div>CBFS: loading stage fallback/coreboot_ram @ 0x200000 (1441792 bytes), entry @ 0x200000</div>
<div>Jumping to image.</div><div>POST: 0x80</div><div>POST: 0x39</div><div>coreboot-persimmon1-278-gbbca20f-dirty Wed May 23 12:48:37 PDT 2012 booting...</div><div>POST: 0x40</div><div>Enumerating buses...</div><div>Show all devs...Before device enumeration.</div>
<div>Root Device: enabled 1</div><div>APIC_CLUSTER: 0: enabled 1</div><div>APIC: 00: enabled 1</div><div>PCI_DOMAIN: 0000: enabled 1</div><div>PCI: 00:00.0: enabled 1</div><div>PCI: 00:01.0: enabled 1</div><div>PCI: 00:01.1: enabled 1</div>
<div>PCI: 00:04.0: enabled 1</div><div>PCI: 00:05.0: enabled 0</div><div>PCI: 00:06.0: enabled 0</div><div>PCI: 00:07.0: enabled 0</div><div>PCI: 00:08.0: enabled 0</div><div>PCI: 00:11.0: enabled 1</div><div>PCI: 00:12.0: enabled 1</div>
<div>PCI: 00:12.1: enabled 1</div><div>PCI: 00:12.2: enabled 1</div><div>PCI: 00:13.0: enabled 1</div><div>PCI: 00:13.1: enabled 1</div><div>PCI: 00:13.2: enabled 1</div><div>PCI: 00:14.0: enabled 1</div><div>I2C: 00:50: enabled 1</div>
<div>I2C: 00:51: enabled 1</div><div>PCI: 00:14.1: enabled 1</div><div>PCI: 00:14.2: enabled 1</div><div>PCI: 00:14.3: enabled 1</div><div>PNP: 004e.0: enabled 0</div><div>PNP: 004e.3: enabled 0</div><div>PNP: 004e.4: enabled 0</div>
<div>PNP: 004e.5: enabled 1</div><div>PNP: 004e.6: enabled 0</div><div>PNP: 004e.a: enabled 0</div><div>PNP: 004e.10: enabled 1</div><div>PNP: 004e.11: enabled 0</div><div>PCI: 00:14.4: enabled 1</div><div>PCI: 00:14.5: enabled 1</div>
<div>PCI: 00:15.0: enabled 0</div><div>PCI: 00:15.1: enabled 0</div><div>PCI: 00:15.2: enabled 0</div><div>PCI: 00:15.3: enabled 0</div><div>PCI: 00:16.0: enabled 0</div><div>PCI: 00:16.2: enabled 0</div><div>PCI: 00:18.0: enabled 1</div>
<div>PCI: 00:18.1: enabled 1</div><div>PCI: 00:18.2: enabled 1</div><div>PCI: 00:18.3: enabled 1</div><div>PCI: 00:18.4: enabled 1</div><div>PCI: 00:18.5: enabled 1</div><div>PCI: 00:18.6: enabled 1</div><div>PCI: 00:18.7: enabled 1</div>
<div>Compare with tree...</div><div>Root Device: enabled 1</div><div> APIC_CLUSTER: 0: enabled 1</div><div>  APIC: 00: enabled 1</div><div> PCI_DOMAIN: 0000: enabled 1</div><div>  PCI: 00:00.0: enabled 1</div><div>  PCI: 00:01.0: enabled 1</div>
<div>  PCI: 00:01.1: enabled 1</div><div>  PCI: 00:04.0: enabled 1</div><div>  PCI: 00:05.0: enabled 0</div><div>  PCI: 00:06.0: enabled 0</div><div>  PCI: 00:07.0: enabled 0</div><div>  PCI: 00:08.0: enabled 0</div><div>
  PCI: 00:11.0: enabled 1</div><div>  PCI: 00:12.0: enabled 1</div><div>  PCI: 00:12.1: enabled 1</div><div>  PCI: 00:12.2: enabled 1</div><div>  PCI: 00:13.0: enabled 1</div><div>  PCI: 00:13.1: enabled 1</div><div>  PCI: 00:13.2: enabled 1</div>
<div>  PCI: 00:14.0: enabled 1</div><div>   I2C: 00:50: enabled 1</div><div>   I2C: 00:51: enabled 1</div><div>  PCI: 00:14.1: enabled 1</div><div>  PCI: 00:14.2: enabled 1</div><div>  PCI: 00:14.3: enabled 1</div><div>   PNP: 004e.0: enabled 0</div>
<div>   PNP: 004e.3: enabled 0</div><div>   PNP: 004e.4: enabled 0</div><div>   PNP: 004e.5: enabled 1</div><div>   PNP: 004e.6: enabled 0</div><div>   PNP: 004e.a: enabled 0</div><div>   PNP: 004e.10: enabled 1</div><div>
   PNP: 004e.11: enabled 0</div><div>  PCI: 00:14.4: enabled 1</div><div>  PCI: 00:14.5: enabled 1</div><div>  PCI: 00:15.0: enabled 0</div><div>  PCI: 00:15.1: enabled 0</div><div>  PCI: 00:15.2: enabled 0</div><div>  PCI: 00:15.3: enabled 0</div>
<div>  PCI: 00:16.0: enabled 0</div><div>  PCI: 00:16.2: enabled 0</div><div>  PCI: 00:18.0: enabled 1</div><div>  PCI: 00:18.1: enabled 1</div><div>  PCI: 00:18.2: enabled 1</div><div>  PCI: 00:18.3: enabled 1</div><div>
  PCI: 00:18.4: enabled 1</div><div>  PCI: 00:18.5: enabled 1</div><div>  PCI: 00:18.6: enabled 1</div><div>  PCI: 00:18.7: enabled 1</div><div>Mainboard Persimmon Enable.</div><div>SLP_TYP type was 0</div><div>persimmon_enable, TOP MEM: msr.lo = 0x7f000000, msr.hi = 0x00000000</div>
<div>persimmon_enable, TOP MEM2: msr2.lo = 0x00000000, msr2.hi = 0x00000000</div><div>persimmon_enable: uma size 0x18000000, memory start 0x67000000</div><div>scan_static_bus for Root Device</div><div>APIC_CLUSTER: 0 enabled</div>
<div>PCI_DOMAIN: 0000 enabled</div><div>APIC_CLUSTER: 0 scanning...</div><div>  AP siblings=1</div><div>CPU: APIC: 00 enabled</div><div>CPU: APIC: 01 enabled</div><div>PCI_DOMAIN: 0000 scanning...</div><div>PCI: pci_scan_bus for bus 00</div>
<div>POST: 0x24</div><div>PCI: 00:00.0 [1022/1510] ops</div><div>PCI: 00:00.0 [1022/1510] enabled</div><div>PCI: 00:01.0 [1002/9804] enabled</div><div>Capability: type 0x01 @ 0x50</div><div>Capability: type 0x10 @ 0x58</div>
<div>Capability: type 0x05 @ 0xa0</div><div>Capability: type 0x0d @ 0xb0</div><div>Capability: type 0x08 @ 0xb8</div><div>Capability: type 0x01 @ 0x50</div><div>Capability: type 0x10 @ 0x58</div><div>PCI: 00:04.0 subordinate bus PCI Express</div>
<div>PCI: 00:04.0 [1022/1512] enabled</div><div>sb800_enable() SLP_TYP type was 0</div><div>PCI: 00:11.0 [1002/4393] ops</div><div>PCI: 00:11.0 [1002/4393] enabled</div><div>sb800_enable() PCI: 00:12.0 [1002/4397] ops</div>
<div>PCI: 00:12.0 [1002/4397] enabled</div><div>sb800_enable() PCI: Static device PCI: 00:12.1 not found, disabling it.</div><div>sb800_enable() PCI: 00:12.2 [1002/4396] ops</div><div>PCI: 00:12.2 [1002/4396] enabled</div>
<div>sb800_enable() PCI: 00:13.0 [1002/4397] ops</div><div>PCI: 00:13.0 [1002/4397] enabled</div><div>sb800_enable() PCI: Static device PCI: 00:13.1 not found, disabling it.</div><div>sb800_enable() PCI: 00:13.2 [1002/4396] ops</div>
<div>PCI: 00:13.2 [1002/4396] enabled</div><div>sb800_enable() sm_init().</div><div>IOAPIC: Clearing IOAPIC at 0xfec00000</div><div>IOAPIC: 23 interrupts</div><div>IOAPIC: reg 0x00000000 value 0x00000000 0x00010000</div><div>
IOAPIC: reg 0x00000001 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000002 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000003 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000004 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000005 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000006 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000007 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000008 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000009 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000a value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000b value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000c value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x0000000d value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000e value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000f value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000010 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000011 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000012 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000013 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000014 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000015 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000016 value 0x00000000 0x00010000</div><div>IOAPIC: Initializing IOAPIC at 0xfec00000</div><div>IOAPIC: Bootstrap Processor Local APIC = 0x00</div>
<div>IOAPIC: ID = 0x02</div><div>IOAPIC: 23 interrupts</div><div>IOAPIC: Enabling interrupts on FSB</div><div>IOAPIC: reg 0x00000000 value 0x00000000 0x00000700</div><div>IOAPIC: reg 0x00000001 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000002 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000003 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000004 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000005 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000006 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000007 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000008 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000009 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x0000000a value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000b value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000c value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000d value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x0000000e value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x0000000f value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000010 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000011 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000012 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000013 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000014 value 0x00000000 0x00010000</div><div>IOAPIC: reg 0x00000015 value 0x00000000 0x00010000</div>
<div>IOAPIC: reg 0x00000016 value 0x00000000 0x00010000</div><div>PCI: 00:14.0 [1002/4385] enabled</div><div>sb800_enable() PCI: Static device PCI: 00:14.1 not found, disabling it.</div><div>sb800_enable() hda enabled</div>
<div>PCI: 00:14.2 [1002/4383] ops</div><div>PCI: 00:14.2 [1002/4383] enabled</div><div>sb800_enable() PCI: 00:14.3 [1002/439d] bus ops</div><div>PCI: 00:14.3 [1002/439d] enabled</div><div>sb800_enable() PCI: 00:14.4 [1002/4384] bus ops</div>
<div>PCI: 00:14.4 [1002/4384] enabled</div><div>sb800_enable() PCI: 00:14.5 [1002/4399] ops</div><div>PCI: 00:14.5 [1002/4399] enabled</div><div>sb800_enable() sb800_enable() sb800_enable() sb800_enable() sb800_enable() sb800_enable() PCI: 00:18.0 [1022/1700] enabled</div>
<div>PCI: 00:18.1 [1022/1701] enabled</div><div>PCI: 00:18.2 [1022/1702] enabled</div><div>PCI: 00:18.3 [1022/1703] enabled</div><div>PCI: 00:18.4 [1022/1704] enabled</div><div>PCI: 00:18.5 [1022/1718] enabled</div><div>PCI: 00:18.6 [1022/1716] enabled</div>
<div>PCI: 00:18.7 [1022/1719] enabled</div><div>POST: 0x25</div><div>PCI: Left over static devices:</div><div>PCI: 00:01.1</div><div>PCI: Check your devicetree.cb.</div><div>do_pci_scan_bridge for PCI: 00:04.0</div><div>PCI: pci_scan_bus for bus 01</div>
<div>POST: 0x24</div><div>PCI: 01:00.0 [10ec/8168] enabled</div><div>POST: 0x25</div><div>PCI: pci_scan_bus returning with max=001</div><div>POST: 0x55</div><div>Capability: type 0x01 @ 0x40</div><div>Capability: type 0x05 @ 0x50</div>
<div>Capability: type 0x10 @ 0x70</div><div>Capability: type 0x01 @ 0x50</div><div>Capability: type 0x10 @ 0x58</div><div>do_pci_scan_bridge returns max 1</div><div>scan_static_bus for PCI: 00:14.3</div><div>PNP: 004e.0 disabled</div>
<div>PNP: 004e.3 disabled</div><div>PNP: 004e.4 disabled</div><div>PNP: 004e.5 enabled</div><div>PNP: 004e.6 disabled</div><div>PNP: 004e.a disabled</div><div>PNP: 004e.10 enabled</div><div>PNP: 004e.11 disabled</div><div>
scan_static_bus for PCI: 00:14.3 done</div><div>do_pci_scan_bridge for PCI: 00:14.4</div><div>PCI: pci_scan_bus for bus 02</div><div>POST: 0x24</div><div>POST: 0x25</div><div>PCI: pci_scan_bus returning with max=002</div>
<div>POST: 0x55</div><div>do_pci_scan_bridge returns max 2</div><div>PCI: pci_scan_bus returning with max=002</div><div>POST: 0x55</div><div>scan_static_bus for Root Device done</div><div>done</div><div>POST: 0x66</div><div>
Setting up VGA for PCI: 00:01.0</div><div>Setting PCI_BRIDGE_CTL_VGA for bridge PCI_DOMAIN: 0000</div><div>Setting PCI_BRIDGE_CTL_VGA for bridge Root Device</div><div>Allocating resources...</div><div>Reading resources...</div>
<div>Root Device read_resources bus 0 link: 0</div><div><br></div><div>Fam14h - cpu_bus_read_resources.</div><div>APIC_CLUSTER: 0 read_resources bus 0 link: 0</div><div>APIC: 00 missing read_resources</div><div>APIC: 01 missing read_resources</div>
<div>APIC_CLUSTER: 0 read_resources bus 0 link: 0 done</div><div><br></div><div>Fam14h - domain_read_resources.</div><div>PCI_DOMAIN: 0000 read_resources bus 0 link: 0</div><div><br></div><div>Fam14h - read_resources.</div>
<div>PCI: 00:04.0 read_resources bus 1 link: 0</div><div>PCI: 00:04.0 read_resources bus 1 link: 0 done</div><div>PCI: 00:14.0 read_resources bus 0 link: 0</div><div>I2C: 00:50 missing read_resources</div><div>I2C: 00:51 missing read_resources</div>
<div>PCI: 00:14.0 read_resources bus 0 link: 0 done</div><div>SB800 - Lpc.c - lpc_read_resources - Start.</div><div>SB800 - Lpc.c - lpc_read_resources - End.</div><div>PCI: 00:14.3 read_resources bus 0 link: 0</div><div>PCI: 00:14.3 read_resources bus 0 link: 0 done</div>
<div>PCI: 00:14.4 read_resources bus 2 link: 0</div><div>PCI: 00:14.4 read_resources bus 2 link: 0 done</div><div>PCI_DOMAIN: 0000 read_resources bus 0 link: 0 done</div><div>Root Device read_resources bus 0 link: 0 done</div>
<div>Done reading resources.</div><div>Show resources in subtree (Root Device)...After reading.</div><div> Root Device child on link 0 APIC_CLUSTER: 0</div><div>  APIC_CLUSTER: 0 child on link 0 APIC: 00</div><div>  APIC_CLUSTER: 0 resource base f8000000 size 1000000 align 0 gran 0 limit 0 flags f0000200 index c0010058</div>
<div>   APIC: 00</div><div>   APIC: 01</div><div>  PCI_DOMAIN: 0000 child on link 0 PCI: 00:00.0</div><div>  PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000</div><div>  PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100</div>
<div>   PCI: 00:00.0</div><div>   PCI: 00:01.0</div><div>   PCI: 00:01.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffff flags 1200 index 10</div><div>   PCI: 00:01.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 14</div>
<div>   PCI: 00:01.0 resource base 0 size 40000 align 18 gran 18 limit ffffffff flags 200 index 18</div><div>   PCI: 00:04.0 child on link 0 PCI: 01:00.0</div><div>   PCI: 00:04.0 resource base 0 size 0 align 12 gran 12 limit ffffffff flags 80102 index 1c</div>
<div>   PCI: 00:04.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24</div><div>   PCI: 00:04.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20</div><div>    PCI: 01:00.0</div>
<div>    PCI: 01:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10</div><div>    PCI: 01:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18</div><div>    PCI: 01:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20</div>
<div>    PCI: 01:00.0 resource base 0 size 20000 align 17 gran 17 limit ffffffff flags 2200 index 30</div><div>   PCI: 00:05.0</div><div>   PCI: 00:06.0</div><div>   PCI: 00:07.0</div><div>   PCI: 00:08.0</div><div>   PCI: 00:11.0</div>
<div>   PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10</div><div>   PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14</div><div>   PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18</div>
<div>   PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c</div><div>   PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20</div><div>   PCI: 00:11.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 24</div>
<div>   PCI: 00:12.0</div><div>   PCI: 00:12.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10</div><div>   PCI: 00:12.1</div><div>   PCI: 00:12.2</div><div>   PCI: 00:12.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10</div>
<div>   PCI: 00:13.0</div><div>   PCI: 00:13.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10</div><div>   PCI: 00:13.1</div><div>   PCI: 00:13.2</div><div>   PCI: 00:13.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10</div>
<div>   PCI: 00:14.0 child on link 0 I2C: 00:50</div><div>    I2C: 00:50</div><div>    I2C: 00:51</div><div>   PCI: 00:14.1</div><div>   PCI: 00:14.2</div><div>   PCI: 00:14.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10</div>
<div>   PCI: 00:14.3 child on link 0 PNP: 004e.0</div><div>   PCI: 00:14.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 200 index a0</div><div>   PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000</div>
<div>   PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100</div><div>   PCI: 00:14.3 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3</div><div>
    PNP: 004e.0</div><div>    PNP: 004e.0 resource base 3f0 size 8 align 3 gran 3 limit 7ff flags c0000100 index 60</div><div>    PNP: 004e.0 resource base 6 size 1 align 0 gran 0 limit 0 flags c0000400 index 70</div><div>
    PNP: 004e.0 resource base 2 size 1 align 0 gran 0 limit 0 flags c0000800 index 74</div><div>    PNP: 004e.3</div><div>    PNP: 004e.3 resource base 0 size 8 align 3 gran 3 limit 7ff flags 100 index 60</div><div>    PNP: 004e.3 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70</div>
<div>    PNP: 004e.3 resource base 0 size 1 align 0 gran 0 limit 0 flags 800 index 74</div><div>    PNP: 004e.4</div><div>    PNP: 004e.4 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60</div><div>    PNP: 004e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70</div>
<div>    PNP: 004e.5</div><div>    PNP: 004e.5 resource base 60 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60</div><div>    PNP: 004e.5 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62</div>
<div>    PNP: 004e.5 resource base 1 size 1 align 0 gran 0 limit 0 flags c0000400 index 70</div><div>    PNP: 004e.5 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 72</div><div>    PNP: 004e.6</div><div>    PNP: 004e.6 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70</div>
<div>    PNP: 004e.a</div><div>    PNP: 004e.10</div><div>    PNP: 004e.10 resource base 3f8 size 8 align 3 gran 3 limit 7ff flags c0000100 index 60</div><div>    PNP: 004e.10 resource base 4 size 1 align 0 gran 0 limit 0 flags c0000400 index 70</div>
<div>    PNP: 004e.11</div><div>    PNP: 004e.11 resource base 2f8 size 8 align 3 gran 3 limit 7ff flags c0000100 index 60</div><div>    PNP: 004e.11 resource base 3 size 1 align 0 gran 0 limit 0 flags c0000400 index 70</div>
<div>   PCI: 00:14.4</div><div>   PCI: 00:14.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c</div><div>   PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 81202 index 24</div>
<div>   PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20</div><div>   PCI: 00:14.5</div><div>   PCI: 00:14.5 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10</div>
<div>   PCI: 00:15.0</div><div>   PCI: 00:15.1</div><div>   PCI: 00:15.2</div><div>   PCI: 00:15.3</div><div>   PCI: 00:16.0</div><div>   PCI: 00:16.2</div><div>   PCI: 00:18.0</div><div>   PCI: 00:18.1</div><div>   PCI: 00:18.2</div>
<div>   PCI: 00:18.3</div><div>   PCI: 00:18.4</div><div>   PCI: 00:18.5</div><div>   PCI: 00:18.6</div><div>   PCI: 00:18.7</div><div>PCI_DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff</div>
<div>PCI: 00:04.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff</div><div>PCI: 01:00.0 10 *  [0x0 - 0xff] io</div><div>PCI: 00:04.0 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done</div>
<div>PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff</div><div>PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done</div><div>PCI: 00:04.0 1c *  [0x0 - 0xfff] io</div>
<div>PCI: 00:01.0 14 *  [0x1000 - 0x10ff] io</div><div>PCI: 00:11.0 20 *  [0x1400 - 0x140f] io</div><div>PCI: 00:11.0 10 *  [0x1410 - 0x1417] io</div><div>PCI: 00:11.0 18 *  [0x1418 - 0x141f] io</div><div>PCI: 00:11.0 14 *  [0x1420 - 0x1423] io</div>
<div>PCI: 00:11.0 1c *  [0x1424 - 0x1427] io</div><div>PCI_DOMAIN: 0000 compute_resources_io: base: 1428 size: 1428 align: 12 gran: 0 limit: ffff done</div><div>PCI_DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff</div>
<div>PCI: 00:04.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff</div><div>PCI: 01:00.0 20 *  [0x0 - 0x3fff] prefmem</div><div>PCI: 01:00.0 18 *  [0x4000 - 0x4fff] prefmem</div><div>
PCI: 00:04.0 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done</div><div>PCI: 00:04.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff</div><div>PCI: 01:00.0 30 *  [0x0 - 0x1ffff] mem</div>
<div>PCI: 00:04.0 compute_resources_mem: base: 20000 size: 100000 align: 20 gran: 20 limit: ffffffff done</div><div>PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff</div><div>PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done</div>
<div>PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff</div><div>PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done</div><div>PCI: 00:01.0 10 *  [0x0 - 0xfffffff] prefmem</div>
<div>PCI: 00:04.0 24 *  [0x10000000 - 0x100fffff] prefmem</div><div>PCI: 00:04.0 20 *  [0x10100000 - 0x101fffff] mem</div><div>PCI: 00:01.0 18 *  [0x10200000 - 0x1023ffff] mem</div><div>PCI: 00:14.2 10 *  [0x10240000 - 0x10243fff] mem</div>
<div>PCI: 00:12.0 10 *  [0x10244000 - 0x10244fff] mem</div><div>PCI: 00:13.0 10 *  [0x10245000 - 0x10245fff] mem</div><div>PCI: 00:14.5 10 *  [0x10246000 - 0x10246fff] mem</div><div>PCI: 00:11.0 24 *  [0x10247000 - 0x102473ff] mem</div>
<div>PCI: 00:12.2 10 *  [0x10247400 - 0x102474ff] mem</div><div>PCI: 00:13.2 10 *  [0x10247500 - 0x102475ff] mem</div><div>PCI: 00:14.3 a0 *  [0x10247600 - 0x10247600] mem</div><div>PCI_DOMAIN: 0000 compute_resources_mem: base: 10247601 size: 10247601 align: 28 gran: 0 limit: ffffffff done</div>
<div>avoid_fixed_resources: PCI_DOMAIN: 0000</div><div>avoid_fixed_resources:@PCI_DOMAIN: 0000 10000000 limit 0000ffff</div><div>avoid_fixed_resources:@PCI_DOMAIN: 0000 10000100 limit ffffffff</div><div>constrain_resources: PCI_DOMAIN: 0000</div>
<div>constrain_resources: PCI: 00:00.0</div><div>constrain_resources: PCI: 00:01.0</div><div>constrain_resources: PCI: 00:04.0</div><div>constrain_resources: PCI: 01:00.0</div><div>constrain_resources: PCI: 00:11.0</div><div>
constrain_resources: PCI: 00:12.0</div><div>constrain_resources: PCI: 00:12.2</div><div>constrain_resources: PCI: 00:13.0</div><div>constrain_resources: PCI: 00:13.2</div><div>constrain_resources: PCI: 00:14.0</div><div>constrain_resources: I2C: 00:50</div>
<div>constrain_resources: I2C: 00:51</div><div>constrain_resources: PCI: 00:14.2</div><div>constrain_resources: PCI: 00:14.3</div><div>constrain_resources: PNP: 004e.5</div><div>skipping PNP: 004e.5@62 fixed resource, size=0!</div>
<div>constrain_resources: PNP: 004e.10</div><div>constrain_resources: PCI: 00:14.4</div><div>constrain_resources: PCI: 00:14.5</div><div>constrain_resources: PCI: 00:18.0</div><div>constrain_resources: PCI: 00:18.1</div><div>
constrain_resources: PCI: 00:18.2</div><div>constrain_resources: PCI: 00:18.3</div><div>constrain_resources: PCI: 00:18.4</div><div>constrain_resources: PCI: 00:18.5</div><div>constrain_resources: PCI: 00:18.6</div><div>constrain_resources: PCI: 00:18.7</div>
<div>avoid_fixed_resources2: PCI_DOMAIN: 0000@10000000 limit 0000ffff</div><div><span class="Apple-tab-span" style="white-space:pre">       </span>lim->base 00001000 lim->limit 0000ffff</div><div>avoid_fixed_resources2: PCI_DOMAIN: 0000@10000100 limit ffffffff</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>lim->base 00000000 lim->limit febfffff</div><div>Setting resources...</div><div>PCI_DOMAIN: 0000 allocate_resources_io: base:1000 size:1428 align:12 gran:0 limit:ffff</div>
<div>Assigned: PCI: 00:04.0 1c *  [0x1000 - 0x1fff] io</div><div>Assigned: PCI: 00:01.0 14 *  [0x2000 - 0x20ff] io</div><div>Assigned: PCI: 00:11.0 20 *  [0x2400 - 0x240f] io</div><div>Assigned: PCI: 00:11.0 10 *  [0x2410 - 0x2417] io</div>
<div>Assigned: PCI: 00:11.0 18 *  [0x2418 - 0x241f] io</div><div>Assigned: PCI: 00:11.0 14 *  [0x2420 - 0x2423] io</div><div>Assigned: PCI: 00:11.0 1c *  [0x2424 - 0x2427] io</div><div>PCI_DOMAIN: 0000 allocate_resources_io: next_base: 2428 size: 1428 align: 12 gran: 0 done</div>
<div>PCI: 00:04.0 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff</div><div>Assigned: PCI: 01:00.0 10 *  [0x1000 - 0x10ff] io</div><div>PCI: 00:04.0 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done</div>
<div>PCI: 00:14.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff</div><div>PCI: 00:14.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done</div><div>PCI_DOMAIN: 0000 allocate_resources_mem: base:e0000000 size:10247601 align:28 gran:0 limit:febfffff</div>
<div>Assigned: PCI: 00:01.0 10 *  [0xe0000000 - 0xefffffff] prefmem</div><div>Assigned: PCI: 00:04.0 24 *  [0xf0000000 - 0xf00fffff] prefmem</div><div>Assigned: PCI: 00:04.0 20 *  [0xf0100000 - 0xf01fffff] mem</div><div>Assigned: PCI: 00:01.0 18 *  [0xf0200000 - 0xf023ffff] mem</div>
<div>Assigned: PCI: 00:14.2 10 *  [0xf0240000 - 0xf0243fff] mem</div><div>Assigned: PCI: 00:12.0 10 *  [0xf0244000 - 0xf0244fff] mem</div><div>Assigned: PCI: 00:13.0 10 *  [0xf0245000 - 0xf0245fff] mem</div><div>Assigned: PCI: 00:14.5 10 *  [0xf0246000 - 0xf0246fff] mem</div>
<div>Assigned: PCI: 00:11.0 24 *  [0xf0247000 - 0xf02473ff] mem</div><div>Assigned: PCI: 00:12.2 10 *  [0xf0247400 - 0xf02474ff] mem</div><div>Assigned: PCI: 00:13.2 10 *  [0xf0247500 - 0xf02475ff] mem</div><div>Assigned: PCI: 00:14.3 a0 *  [0xf0247600 - 0xf0247600] mem</div>
<div>PCI_DOMAIN: 0000 allocate_resources_mem: next_base: f0247601 size: 10247601 align: 28 gran: 0 done</div><div>PCI: 00:04.0 allocate_resources_prefmem: base:f0000000 size:100000 align:20 gran:20 limit:febfffff</div><div>
Assigned: PCI: 01:00.0 20 *  [0xf0000000 - 0xf0003fff] prefmem</div><div>Assigned: PCI: 01:00.0 18 *  [0xf0004000 - 0xf0004fff] prefmem</div><div>PCI: 00:04.0 allocate_resources_prefmem: next_base: f0005000 size: 100000 align: 20 gran: 20 done</div>
<div>PCI: 00:04.0 allocate_resources_mem: base:f0100000 size:100000 align:20 gran:20 limit:febfffff</div><div>Assigned: PCI: 01:00.0 30 *  [0xf0100000 - 0xf011ffff] mem</div><div>PCI: 00:04.0 allocate_resources_mem: next_base: f0120000 size: 100000 align: 20 gran: 20 done</div>
<div>PCI: 00:14.4 allocate_resources_prefmem: base:febfffff size:0 align:20 gran:20 limit:febfffff</div><div>PCI: 00:14.4 allocate_resources_prefmem: next_base: febfffff size: 0 align: 20 gran: 20 done</div><div>PCI: 00:14.4 allocate_resources_mem: base:febfffff size:0 align:20 gran:20 limit:febfffff</div>
<div>PCI: 00:14.4 allocate_resources_mem: next_base: febfffff size: 0 align: 20 gran: 20 done</div><div>Root Device assign_resources, bus 0 link: 0</div><div><br></div><div>Fam14h - cpu_bus_set_resources.</div><div>APIC_CLUSTER: 0 c0010058 <- [0x00f8000000 - 0x00f8ffffff] size 0x01000000 gran 0x00 mem <mmconfig></div>
<div>APIC_CLUSTER: 0 assign_resources, bus 0 link: 0</div><div>APIC_CLUSTER: 0 assign_resources, bus 0 link: 0</div><div><br></div><div>Fam14h - domain_set_resources.</div><div>  amsr - incoming dev = 00272248</div><div>adsr: (before) basek = 0, limitk = 7effffff.</div>
<div>adsr: (after) basek = 0, limitk = 1fbfff, sizek = 1fc000.</div><div>adsr - 0xa0000 to 0xbffff resource.</div><div>adsr: mmio_basek=00380000, basek=00000300, limitk=001fbfff</div><div>0: mmio_basek=00380000, basek=00000300, limitk=001fbfff</div>
<div>  adsr - uma_memory_base = 67000000.</div><div>  adsr - mmio_basek = 380000.</div><div>  adsr - high_tables_size = e91000.</div><div>adsr - adding uma resource.</div><div><br></div><div>Fam14h - Adding UMA memory.</div>
<div>PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0</div><div>PCI: 00:01.0 10 <- [0x00e0000000 - 0x00efffffff] size 0x10000000 gran 0x1c prefmem</div><div>PCI: 00:01.0 14 <- [0x0000002000 - 0x00000020ff] size 0x00000100 gran 0x08 io</div>
<div>PCI: 00:01.0 18 <- [0x00f0200000 - 0x00f023ffff] size 0x00040000 gran 0x12 mem</div><div>PCI: 00:04.0 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 01 io</div><div>PCI: 00:04.0 24 <- [0x00f0000000 - 0x00f00fffff] size 0x00100000 gran 0x14 bus 01 prefmem</div>
<div>PCI: 00:04.0 20 <- [0x00f0100000 - 0x00f01fffff] size 0x00100000 gran 0x14 bus 01 mem</div><div>PCI: 00:04.0 assign_resources, bus 1 link: 0</div><div>PCI: 01:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io</div>
<div>PCI: 01:00.0 18 <- [0x00f0004000 - 0x00f0004fff] size 0x00001000 gran 0x0c prefmem64</div><div>PCI: 01:00.0 20 <- [0x00f0000000 - 0x00f0003fff] size 0x00004000 gran 0x0e prefmem64</div><div>PCI: 01:00.0 30 <- [0x00f0100000 - 0x00f011ffff] size 0x00020000 gran 0x11 romem</div>
<div>PCI: 00:04.0 assign_resources, bus 1 link: 0</div><div>PCI: 00:11.0 10 <- [0x0000002410 - 0x0000002417] size 0x00000008 gran 0x03 io</div><div>PCI: 00:11.0 14 <- [0x0000002420 - 0x0000002423] size 0x00000004 gran 0x02 io</div>
<div>PCI: 00:11.0 18 <- [0x0000002418 - 0x000000241f] size 0x00000008 gran 0x03 io</div><div>PCI: 00:11.0 1c <- [0x0000002424 - 0x0000002427] size 0x00000004 gran 0x02 io</div><div>PCI: 00:11.0 20 <- [0x0000002400 - 0x000000240f] size 0x00000010 gran 0x04 io</div>
<div>PCI: 00:11.0 24 <- [0x00f0247000 - 0x00f02473ff] size 0x00000400 gran 0x0a mem</div><div>PCI: 00:12.0 10 <- [0x00f0244000 - 0x00f0244fff] size 0x00001000 gran 0x0c mem</div><div>PCI: 00:12.2 10 <- [0x00f0247400 - 0x00f02474ff] size 0x00000100 gran 0x08 mem</div>
<div>PCI: 00:13.0 10 <- [0x00f0245000 - 0x00f0245fff] size 0x00001000 gran 0x0c mem</div><div>PCI: 00:13.2 10 <- [0x00f0247500 - 0x00f02475ff] size 0x00000100 gran 0x08 mem</div><div>PCI: 00:14.2 10 <- [0x00f0240000 - 0x00f0243fff] size 0x00004000 gran 0x0e mem64</div>
<div>SB800 - Lpc.c - lpc_set_resources - Start.</div><div>PCI: 00:14.3 a0 <- [0x00f0247600 - 0x00f0247600] size 0x00000001 gran 0x00 mem</div><div>PCI: 00:14.3 assign_resources, bus 0 link: 0</div><div>PNP: 004e.5 60 <- [0x0000000060 - 0x0000000060] size 0x00000001 gran 0x00 io</div>
<div>PNP: 004e.5 62 <- [0x0000000064 - 0x0000000063] size 0x00000000 gran 0x00 io</div><div>PNP: 004e.5 70 <- [0x0000000001 - 0x0000000001] size 0x00000001 gran 0x00 irq</div><div>ERROR: PNP: 004e.5 72 irq size: 0x0000000001 not assigned</div>
<div>PNP: 004e.10 60 <- [0x00000003f8 - 0x00000003ff] size 0x00000008 gran 0x03 io</div><div>PNP: 004e.10 70 <- [0x0000000004 - 0x0000000004] size 0x00000001 gran 0x00 irq</div><div>PCI: 00:14.3 assign_resources, bus 0 link: 0</div>
<div>SB800 - Lpc.c - lpc_set_resources - End.</div><div>PCI: 00:14.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io</div><div>PCI: 00:14.4 24 <- [0x00febfffff - 0x00febffffe] size 0x00000000 gran 0x14 bus 02 prefmem</div>
<div>PCI: 00:14.4 20 <- [0x00febfffff - 0x00febffffe] size 0x00000000 gran 0x14 bus 02 mem</div><div>PCI: 00:14.5 10 <- [0x00f0246000 - 0x00f0246fff] size 0x00001000 gran 0x0c mem</div><div>PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0</div>
<div>  adsr - leaving this lovely routine.</div><div>Root Device assign_resources, bus 0 link: 0</div><div>Done setting resources.</div><div>Show resources in subtree (Root Device)...After assigning values.</div><div> Root Device child on link 0 APIC_CLUSTER: 0</div>
<div>  APIC_CLUSTER: 0 child on link 0 APIC: 00</div><div>  APIC_CLUSTER: 0 resource base f8000000 size 1000000 align 0 gran 0 limit 0 flags f0000200 index c0010058</div><div>   APIC: 00</div><div>   APIC: 01</div><div>  PCI_DOMAIN: 0000 child on link 0 PCI: 00:00.0</div>
<div>  PCI_DOMAIN: 0000 resource base 1000 size 1428 align 12 gran 0 limit ffff flags 40040100 index 10000000</div><div>  PCI_DOMAIN: 0000 resource base e0000000 size 10247601 align 28 gran 0 limit febfffff flags 40040200 index 10000100</div>
<div>  PCI_DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 10</div><div>  PCI_DOMAIN: 0000 resource base c0000 size 7ef3fc00 align 0 gran 0 limit 0 flags e0004200 index 20</div><div>  PCI_DOMAIN: 0000 resource base 67000000 size 18000000 align 0 gran 0 limit 0 flags f0000200 index 7</div>
<div>   PCI: 00:00.0</div><div>   PCI: 00:01.0</div><div>   PCI: 00:01.0 resource base e0000000 size 10000000 align 28 gran 28 limit febfffff flags 60001200 index 10</div><div>   PCI: 00:01.0 resource base 2000 size 100 align 8 gran 8 limit ffff flags 60000100 index 14</div>
<div>   PCI: 00:01.0 resource base f0200000 size 40000 align 18 gran 18 limit febfffff flags 60000200 index 18</div><div>   PCI: 00:04.0 child on link 0 PCI: 01:00.0</div><div>   PCI: 00:04.0 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c</div>
<div>   PCI: 00:04.0 resource base f0000000 size 100000 align 20 gran 20 limit febfffff flags 60081202 index 24</div><div>   PCI: 00:04.0 resource base f0100000 size 100000 align 20 gran 20 limit febfffff flags 60080202 index 20</div>
<div>    PCI: 01:00.0</div><div>    PCI: 01:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10</div><div>    PCI: 01:00.0 resource base f0004000 size 1000 align 12 gran 12 limit febfffff flags 60001201 index 18</div>
<div>    PCI: 01:00.0 resource base f0000000 size 4000 align 14 gran 14 limit febfffff flags 60001201 index 20</div><div>    PCI: 01:00.0 resource base f0100000 size 20000 align 17 gran 17 limit febfffff flags 60002200 index 30</div>
<div>   PCI: 00:05.0</div><div>   PCI: 00:06.0</div><div>   PCI: 00:07.0</div><div>   PCI: 00:08.0</div><div>   PCI: 00:11.0</div><div>   PCI: 00:11.0 resource base 2410 size 8 align 3 gran 3 limit ffff flags 60000100 index 10</div>
<div>   PCI: 00:11.0 resource base 2420 size 4 align 2 gran 2 limit ffff flags 60000100 index 14</div><div>   PCI: 00:11.0 resource base 2418 size 8 align 3 gran 3 limit ffff flags 60000100 index 18</div><div>   PCI: 00:11.0 resource base 2424 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c</div>
<div>   PCI: 00:11.0 resource base 2400 size 10 align 4 gran 4 limit ffff flags 60000100 index 20</div><div>   PCI: 00:11.0 resource base f0247000 size 400 align 10 gran 10 limit febfffff flags 60000200 index 24</div><div>
   PCI: 00:12.0</div><div>   PCI: 00:12.0 resource base f0244000 size 1000 align 12 gran 12 limit febfffff flags 60000200 index 10</div><div>   PCI: 00:12.1</div><div>   PCI: 00:12.2</div><div>   PCI: 00:12.2 resource base f0247400 size 100 align 8 gran 8 limit febfffff flags 60000200 index 10</div>
<div>   PCI: 00:13.0</div><div>   PCI: 00:13.0 resource base f0245000 size 1000 align 12 gran 12 limit febfffff flags 60000200 index 10</div><div>   PCI: 00:13.1</div><div>   PCI: 00:13.2</div><div>   PCI: 00:13.2 resource base f0247500 size 100 align 8 gran 8 limit febfffff flags 60000200 index 10</div>
<div>   PCI: 00:14.0 child on link 0 I2C: 00:50</div><div>    I2C: 00:50</div><div>    I2C: 00:51</div><div>   PCI: 00:14.1</div><div>   PCI: 00:14.2</div><div>   PCI: 00:14.2 resource base f0240000 size 4000 align 14 gran 14 limit febfffff flags 60000201 index 10</div>
<div>   PCI: 00:14.3 child on link 0 PNP: 004e.0</div><div>   PCI: 00:14.3 resource base f0247600 size 1 align 0 gran 0 limit febfffff flags 60000200 index a0</div><div>   PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000</div>
<div>   PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100</div><div>   PCI: 00:14.3 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3</div><div>
    PNP: 004e.0</div><div>    PNP: 004e.0 resource base 3f0 size 8 align 3 gran 3 limit 7ff flags c0000100 index 60</div><div>    PNP: 004e.0 resource base 6 size 1 align 0 gran 0 limit 0 flags c0000400 index 70</div><div>
    PNP: 004e.0 resource base 2 size 1 align 0 gran 0 limit 0 flags c0000800 index 74</div><div>    PNP: 004e.3</div><div>    PNP: 004e.3 resource base 0 size 8 align 3 gran 3 limit 7ff flags 100 index 60</div><div>    PNP: 004e.3 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70</div>
<div>    PNP: 004e.3 resource base 0 size 1 align 0 gran 0 limit 0 flags 800 index 74</div><div>    PNP: 004e.4</div><div>    PNP: 004e.4 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60</div><div>    PNP: 004e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70</div>
<div>    PNP: 004e.5</div><div>    PNP: 004e.5 resource base 60 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60</div><div>    PNP: 004e.5 resource base 64 size 0 align 0 gran 0 limit 0 flags e0000100 index 62</div>
<div>    PNP: 004e.5 resource base 1 size 1 align 0 gran 0 limit 0 flags e0000400 index 70</div><div>    PNP: 004e.5 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 72</div><div>    PNP: 004e.6</div><div>    PNP: 004e.6 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70</div>
<div>    PNP: 004e.a</div><div>    PNP: 004e.10</div><div>    PNP: 004e.10 resource base 3f8 size 8 align 3 gran 3 limit 7ff flags e0000100 index 60</div><div>    PNP: 004e.10 resource base 4 size 1 align 0 gran 0 limit 0 flags e0000400 index 70</div>
<div>    PNP: 004e.11</div><div>    PNP: 004e.11 resource base 2f8 size 8 align 3 gran 3 limit 7ff flags c0000100 index 60</div><div>    PNP: 004e.11 resource base 3 size 1 align 0 gran 0 limit 0 flags c0000400 index 70</div>
<div>   PCI: 00:14.4</div><div>   PCI: 00:14.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c</div><div>   PCI: 00:14.4 resource base febfffff size 0 align 20 gran 20 limit febfffff flags 60081202 index 24</div>
<div>   PCI: 00:14.4 resource base febfffff size 0 align 20 gran 20 limit febfffff flags 60080202 index 20</div><div>   PCI: 00:14.5</div><div>   PCI: 00:14.5 resource base f0246000 size 1000 align 12 gran 12 limit febfffff flags 60000200 index 10</div>
<div>   PCI: 00:15.0</div><div>   PCI: 00:15.1</div><div>   PCI: 00:15.2</div><div>   PCI: 00:15.3</div><div>   PCI: 00:16.0</div><div>   PCI: 00:16.2</div><div>   PCI: 00:18.0</div><div>   PCI: 00:18.1</div><div>   PCI: 00:18.2</div>
<div>   PCI: 00:18.3</div><div>   PCI: 00:18.4</div><div>   PCI: 00:18.5</div><div>   PCI: 00:18.6</div><div>   PCI: 00:18.7</div><div>Done allocating resources.</div><div>POST: 0x88</div><div>Enabling resources...</div><div>
<br></div><div>Fam14h - domain_enable_resources: AmdInitMid.</div><div>agesawrapper_amdinitmid SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>passed.</div>
<div>  ader - leaving domain_enable_resources.</div><div>PCI: 00:00.0 cmd <- 06</div><div>PCI: 00:01.0 subsystem <- 1022/1510</div><div>PCI: 00:01.0 cmd <- 07</div><div>PCI: 00:04.0 bridge ctrl <- 0003</div><div>
PCI: 00:04.0 cmd <- 07</div><div>PCI: 00:11.0 subsystem <- 1022/1510</div><div>PCI: 00:11.0 cmd <- 03</div><div>PCI: 00:12.0 subsystem <- 1022/1510</div><div>PCI: 00:12.0 cmd <- 02</div><div>PCI: 00:12.2 subsystem <- 1022/1510</div>
<div>PCI: 00:12.2 cmd <- 02</div><div>PCI: 00:13.0 subsystem <- 1022/1510</div><div>PCI: 00:13.0 cmd <- 02</div><div>PCI: 00:13.2 subsystem <- 1022/1510</div><div>PCI: 00:13.2 cmd <- 02</div><div>PCI: 00:14.0 subsystem <- 1022/1510</div>
<div>PCI: 00:14.0 cmd <- 403</div><div>PCI: 00:14.2 subsystem <- 1022/1510</div><div>PCI: 00:14.2 cmd <- 02</div><div>PCI: 00:14.3 subsystem <- 1022/1510</div><div>PCI: 00:14.3 cmd <- 0f</div><div>PCI: 00:14.4 bridge ctrl <- 0003</div>
<div>PCI: 00:14.4 subsystem <- 1022/1510</div><div>PCI: 00:14.4 cmd <- 21</div><div>PCI: 00:14.5 subsystem <- 1022/1510</div><div>PCI: 00:14.5 cmd <- 02</div><div>PCI: 00:18.0 subsystem <- 1022/1510</div><div>
PCI: 00:18.0 cmd <- 00</div><div>PCI: 00:18.1 subsystem <- 1022/1510</div><div>PCI: 00:18.1 cmd <- 00</div><div>PCI: 00:18.2 subsystem <- 1022/1510</div><div>PCI: 00:18.2 cmd <- 00</div><div>PCI: 00:18.3 subsystem <- 1022/1510</div>
<div>PCI: 00:18.3 cmd <- 00</div><div>PCI: 00:18.4 subsystem <- 1022/1510</div><div>PCI: 00:18.4 cmd <- 00</div><div>PCI: 00:18.5 subsystem <- 1022/1510</div><div>PCI: 00:18.5 cmd <- 00</div><div>PCI: 00:18.6 subsystem <- 1022/1510</div>
<div>PCI: 00:18.6 cmd <- 00</div><div>PCI: 00:18.7 subsystem <- 1022/1510</div><div>PCI: 00:18.7 cmd <- 00</div><div>PCI: 01:00.0 cmd <- 03</div><div>done.</div><div>Initializing devices...</div><div>Root Device init</div>
<div>APIC_CLUSTER: 0 init</div><div>start_eip=0x00006000, offset=0x00200000, code_size=0x0000005b</div><div>Initializing CPU #0</div><div>CPU: vendor AMD device 500f20</div><div>CPU: family 14, model 02, stepping 00</div>
<div>Model 14 Init.</div><div><br></div><div>MTRR check</div><div>Fixed MTRRs   : Enabled</div><div>Variable MTRRs: Enabled</div><div><br></div><div>POST: 0x93</div><div>POST: 0x60</div><div>Enabling cache</div><div>Setting up local apic... apic_id: 0x00 done.</div>
<div>POST: 0x9b</div><div>model_14_init done.</div><div>CPU #0 initialized</div><div>Asserting INIT.</div><div>Waiting for send to finish...</div><div>+Deasserting INIT.</div><div>Waiting for send to finish...</div><div>+#startup loops: 2.</div>
<div>Sending STARTUP #1 to 1.</div><div>After apic_write.</div><div>Startup point 1.</div><div>Waiting for send to finish...</div><div>+Sending STARTUP #2 to 1.</div><div>After apic_write.</div><div>Startup point 1.</div>
<div>Waiting for send to finish...</div><div>+After Startup.</div><div>Initializing CPU #1</div><div>Waiting for 1 CPUS to stop</div><div>CPU: vendor AMD device 500f20</div><div>CPU: family 14, model 02, stepping 00</div>
<div>Model 14 Init.</div><div><br></div><div>MTRR check</div><div>Fixed MTRRs   : Enabled</div><div>Variable MTRRs: Enabled</div><div><br></div><div>POST: 0x93</div><div>POST: 0x60</div><div>Enabling cache</div><div>Setting up local apic... apic_id: 0x01 done.</div>
<div>POST: 0x9b</div><div>model_14_init done.</div><div>CPU #1 initialized</div><div>All AP CPUs stopped (5043 loops)</div><div>PCI: 00:00.0 init</div><div>Northbridge init</div><div>PCI: 00:01.0 init</div><div>CBFS: Looking for 'pci1002,9804.rom'</div>
<div>CBFS: found.</div><div>In CBFS, ROM address for PCI: 00:01.0 = ffe00778</div><div>PCI expansion ROM, signature 0xaa55, INIT size 0xe200, data ptr 0x01b0</div><div>PCI ROM image, vendor ID 1002, device ID 9804,</div><div>
PCI ROM image, Class Code 030000, Code Type 00</div><div>Copying VGA ROM Image from ffe00778 to 0xc0000, 0xe200 bytes</div><div>Real mode stub @00000600: 867 bytes</div><div>Calling Option ROM...</div><div>... Option ROM returned.</div>
<div>Getting information about VESA mode 4117</div><div>framebuffer: e0000000</div><div>Setting VESA mode 4117</div><div>PCI: 00:11.0 init</div><div>AHCI controller IOMEM base: 0xF0247000, IRQ: 0x0</div><div>Number of Ports: 0x6, Port implemented(bit map): 0x3f</div>
<div>AHCI/RAID controller initialized</div><div>PCI: 00:14.0 init</div><div>CBFS: Looking for 'pci1002,4385.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1002,4385.rom'.</div><div>PCI: 00:14.4 init</div><div>PCI: 00:18.0 init</div><div>CBFS: Looking for 'pci1022,1700.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1700.rom'.</div><div>PCI: 00:18.1 init</div><div>CBFS: Looking for 'pci1022,1701.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1701.rom'.</div><div>PCI: 00:18.2 init</div><div>CBFS: Looking for 'pci1022,1702.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1702.rom'.</div><div>PCI: 00:18.3 init</div><div>CBFS: Looking for 'pci1022,1703.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1703.rom'.</div><div>PCI: 00:18.4 init</div><div>CBFS: Looking for 'pci1022,1704.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1704.rom'.</div><div>PCI: 00:18.5 init</div><div>CBFS: Looking for 'pci1022,1718.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1718.rom'.</div><div>PCI: 00:18.6 init</div><div>CBFS: Looking for 'pci1022,1716.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1716.rom'.</div><div>PCI: 00:18.7 init</div><div>CBFS: Looking for 'pci1022,1719.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci1022,1719.rom'.</div><div>PCI: 01:00.0 init</div><div>CBFS: Looking for 'pci10ec,8168.rom'</div><div>CBFS: ERROR: No file header found at fffffc00, attempting to recover by searching for header</div>
<div>CBFS: Could not find file 'pci10ec,8168.rom'.</div><div>Option ROM address for PCI: 01:00.0 = f0100000</div><div>PCI expansion ROM, signature 0x0000, INIT size 0x0000, data ptr 0x0000</div><div>Incorrect expansion ROM header signature 0000</div>
<div>PNP: 004e.5 init</div><div>Keyboard init...</div><div>No PS/2 keyboard detected.</div><div>PNP: 004e.10 init</div><div>Devices initialized</div><div>Show all devs...After init.</div><div>Root Device: enabled 1</div><div>
APIC_CLUSTER: 0: enabled 1</div><div>APIC: 00: enabled 1</div><div>PCI_DOMAIN: 0000: enabled 1</div><div>PCI: 00:00.0: enabled 1</div><div>PCI: 00:01.0: enabled 1</div><div>PCI: 00:01.1: enabled 1</div><div>PCI: 00:04.0: enabled 1</div>
<div>PCI: 00:05.0: enabled 0</div><div>PCI: 00:06.0: enabled 0</div><div>PCI: 00:07.0: enabled 0</div><div>PCI: 00:08.0: enabled 0</div><div>PCI: 00:11.0: enabled 1</div><div>PCI: 00:12.0: enabled 1</div><div>PCI: 00:12.1: enabled 0</div>
<div>PCI: 00:12.2: enabled 1</div><div>PCI: 00:13.0: enabled 1</div><div>PCI: 00:13.1: enabled 0</div><div>PCI: 00:13.2: enabled 1</div><div>PCI: 00:14.0: enabled 1</div><div>I2C: 00:50: enabled 1</div><div>I2C: 00:51: enabled 1</div>
<div>PCI: 00:14.1: enabled 0</div><div>PCI: 00:14.2: enabled 1</div><div>PCI: 00:14.3: enabled 1</div><div>PNP: 004e.0: enabled 0</div><div>PNP: 004e.3: enabled 0</div><div>PNP: 004e.4: enabled 0</div><div>PNP: 004e.5: enabled 1</div>
<div>PNP: 004e.6: enabled 0</div><div>PNP: 004e.a: enabled 0</div><div>PNP: 004e.10: enabled 1</div><div>PNP: 004e.11: enabled 0</div><div>PCI: 00:14.4: enabled 1</div><div>PCI: 00:14.5: enabled 1</div><div>PCI: 00:15.0: enabled 0</div>
<div>PCI: 00:15.1: enabled 0</div><div>PCI: 00:15.2: enabled 0</div><div>PCI: 00:15.3: enabled 0</div><div>PCI: 00:16.0: enabled 0</div><div>PCI: 00:16.2: enabled 0</div><div>PCI: 00:18.0: enabled 1</div><div>PCI: 00:18.1: enabled 1</div>
<div>PCI: 00:18.2: enabled 1</div><div>PCI: 00:18.3: enabled 1</div><div>PCI: 00:18.4: enabled 1</div><div>PCI: 00:18.5: enabled 1</div><div>PCI: 00:18.6: enabled 1</div><div>PCI: 00:18.7: enabled 1</div><div>APIC: 01: enabled 1</div>
<div>PCI: 01:00.0: enabled 1</div><div>POST: 0x89</div><div>Re-Initializing CBMEM area to 0x6616f000</div><div>Initializing CBMEM area to 0x6616f000 (15273984 bytes)</div><div>dword=6616f000</div><div>nvram_pos=f8, dword>>(8*i)=0</div>
<div>nvram_pos=f9, dword>>(8*i)=f0</div><div>nvram_pos=fa, dword>>(8*i)=16</div><div>nvram_pos=fb, dword>>(8*i)=66</div><div>Adding CBMEM entry as no. 1</div><div>Moving GDT to 6616f200...ok</div><div>POST: 0x8a</div>
<div>High Tables Base is 6616f000.</div><div>POST: 0x9a</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>agesawrapper_amdinitlate: AmdLateParamsPtr = 220B2</div>
<div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>In agesawrapper_amdinitlate, AGESA generated ACPI tables:</div>
<div>   DmiTable:00000000</div><div>   AcpiPstate: 00022165</div><div>   AcpiSrat:00000000</div><div>   AcpiSlit:00000000</div><div>   Mce:00022621</div><div>   Cmc:000226c7</div><div>   Alib:00022765</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div>
<div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>BiosAllocateBuffer BiosHeapBaseAddr: 10000</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>mid=0, did=0</div><div>mid=0, did=0</div><div>mid=0, did=0</div><div>mid=c2, did=14</div><div>mid=0, did=0</div><div>mid=0, did=0</div><div>mid=0, did=0</div>
<div>mid=c2, did=14</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div>
<div>SLP_TYP type was 0</div><div>SLP_TYP type was 0</div><div>Writing IRQ routing tables to 0xf0000...write_pirq_routing_table done.</div><div>Adding CBMEM entry as no. 2</div><div>Writing IRQ routing tables to 0x6616f400...write_pirq_routing_table done.</div>
<div>PIRQ table: 48 bytes.</div><div>POST: 0x9b</div><div>Wrote the mp table end at: 000f0410 - 000f0514</div><div>Adding CBMEM entry as no. 3</div><div>Wrote the mp table end at: 66170410 - 66170514</div><div>MP table: 276 bytes.</div>
<div>POST: 0x9c</div><div>Adding CBMEM entry as no. 4</div><div>ACPI: Writing ACPI tables at 66171400...</div><div>ACPI:  * DSDT at 661714c8</div><div>ACPI:  * DSDT @ 661714c8 Length 28cd</div><div>ACPI:  * FACS at 66173d98</div>
<div>ACPI:  * FADT at 66173dd8</div><div>ACPI_BLK_BASE: 0x0800</div><div>ACPI: added table 1/32, length now 40</div><div>ACPI:  * HPET at 66173ed0</div><div>ACPI: added table 2/32, length now 44</div><div>ACPI:  * MADT at 66173f08</div>
<div>ACPI: added table 3/32, length now 48</div><div>ACPI: added table 4/32, length now 52</div><div>ACPI:  * SRAT at 66174100</div><div>  AGESA SRAT table NULL. Skipping.</div><div>ACPI:  * SLIT at 66174100</div><div>  AGESA SLIT table NULL. Skipping.</div>
<div>ACPI:  * AGESA ALIB SSDT at 66174100</div><div>ACPI: added table 5/32, length now 56</div><div>ACPI:  * AGESA SSDT Pstate at 66175790</div><div>ACPI: added table 6/32, length now 60</div><div>ACPI:  * coreboot TOM SSDT2 at 66175aa0</div>
<div>ACPI: added table 7/32, length now 64</div><div>ACPI: done.</div><div>ACPI tables: 18149 bytes.</div><div>Adding CBMEM entry as no. 5</div><div>smbios_write_tables: 6617c800</div><div>Root Device (AMD Persimmon Mainboard)</div>
<div>APIC_CLUSTER: 0 (AMD Family 14h Root Complex)</div><div>APIC: 00 (AMD CPU Family 14h)</div><div>PCI_DOMAIN: 0000 (AMD Family 14h Root Complex)</div><div>PCI: 00:00.0 (AMD Family 14h Northbridge)</div><div>PCI: 00:01.0 (AMD Family 14h Northbridge)</div>
<div>PCI: 00:01.1 (AMD Family 14h Northbridge)</div><div>PCI: 00:04.0 (AMD Family 14h Northbridge)</div><div>PCI: 00:05.0 (AMD Family 14h Northbridge)</div><div>PCI: 00:06.0 (AMD Family 14h Northbridge)</div><div>PCI: 00:07.0 (AMD Family 14h Northbridge)</div>
<div>PCI: 00:08.0 (AMD Family 14h Northbridge)</div><div>PCI: 00:11.0 (ATI SB800)</div><div>PCI: 00:12.0 (ATI SB800)</div><div>PCI: 00:12.1 (ATI SB800)</div><div>PCI: 00:12.2 (ATI SB800)</div><div>PCI: 00:13.0 (ATI SB800)</div>
<div>PCI: 00:13.1 (ATI SB800)</div><div>PCI: 00:13.2 (ATI SB800)</div><div>PCI: 00:14.0 (ATI SB800)</div><div>I2C: 00:50 ()</div><div>I2C: 00:51 ()</div><div>PCI: 00:14.1 (ATI SB800)</div><div>PCI: 00:14.2 (ATI SB800)</div>
<div>PCI: 00:14.3 (ATI SB800)</div><div>PNP: 004e.0 (Fintek F81865F Super I/O)</div><div>PNP: 004e.3 (Fintek F81865F Super I/O)</div><div>PNP: 004e.4 (Fintek F81865F Super I/O)</div><div>PNP: 004e.5 (Fintek F81865F Super I/O)</div>
<div>PNP: 004e.6 (Fintek F81865F Super I/O)</div><div>PNP: 004e.a (Fintek F81865F Super I/O)</div><div>PNP: 004e.10 (Fintek F81865F Super I/O)</div><div>PNP: 004e.11 (Fintek F81865F Super I/O)</div><div>PCI: 00:14.4 (ATI SB800)</div>
<div>PCI: 00:14.5 (ATI SB800)</div><div>PCI: 00:15.0 (ATI SB800)</div><div>PCI: 00:15.1 (ATI SB800)</div><div>PCI: 00:15.2 (ATI SB800)</div><div>PCI: 00:15.3 (ATI SB800)</div><div>PCI: 00:16.0 (ATI SB800)</div><div>PCI: 00:16.2 (ATI SB800)</div>
<div>PCI: 00:18.0 (AMD Family 14h Northbridge)</div><div>PCI: 00:18.1 (AMD Family 14h Northbridge)</div><div>PCI: 00:18.2 (AMD Family 14h Northbridge)</div><div>PCI: 00:18.3 (AMD Family 14h Northbridge)</div><div>PCI: 00:18.4 (AMD Family 14h Northbridge)</div>
<div>PCI: 00:18.5 (AMD Family 14h Northbridge)</div><div>PCI: 00:18.6 (AMD Family 14h Northbridge)</div><div>PCI: 00:18.7 (AMD Family 14h Northbridge)</div><div>APIC: 01 ()</div><div>PCI: 01:00.0 ()</div><div>SMBIOS tables: 287 bytes.</div>
<div>POST: 0x9d</div><div>Adding CBMEM entry as no. 6</div><div>Writing high table forward entry at 0x00000500</div><div>Wrote coreboot table at: 00000500, 0x10 bytes, checksum c9c6</div><div>New low_table_end: 0x00000528</div>
<div>Now going to write high coreboot table at 0x6617d000</div><div>rom_table_end = 0x6617d000</div><div>Adjust low_table_end from 0x00000528 to 0x00001000 </div><div>Adjust rom_table_end from 0x6617d000 to 0x66180000 </div>
<div>Adding high table area</div><div>uma_memory_start=0x67000000, uma_memory_size=0x18000000 </div><div>coreboot memory table:</div><div> 0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES</div><div> 1. 0000000000001000-000000000009ffff: RAM</div>
<div> 2. 00000000000c0000-000000006616efff: RAM</div><div> 3. 000000006616f000-0000000066ffffff: CONFIGURATION TABLES</div><div> 4. 0000000067000000-000000007effffff: RESERVED</div><div> 5. 00000000f8000000-00000000f8ffffff: RESERVED</div>
<div>Wrote coreboot table at: 6617d000, 0x1fc bytes, checksum 18f</div><div>coreboot table: 532 bytes.</div><div>POST: 0x9e</div><div>Adding CBMEM entry as no. 7</div><div>Adding CBMEM entry as no. 8</div><div>POST: 0x9d</div>
<div>Multiboot Information structure has been written.</div><div> 0. FREE SPACE 66ff6000 0000a000</div><div> 1. GDT        6616f200 00000200</div><div> 2. IRQ TABLE  6616f400 00001000</div><div> 3. SMP TABLE  66170400 00001000</div>
<div> 4. ACPI       66171400 0000b400</div><div> 5. SMBIOS     6617c800 00000800</div><div> 6. COREBOOT   6617d000 00008000</div><div> 7. ACPI RESUME66185000 00e00000</div><div> 8. ACPISCRATCH66f85000 00071000</div><div>CBFS: Looking for 'fallback/payload'</div>
<div>CBFS: found.</div><div>Got a payload</div><div>Loading segment from rom address 0xffee35f8</div><div>  code (compression=0)</div><div>  New segment dstaddr 0xe74a0 memsize 0x18b60 srcaddr 0xffee3630 filesize 0x18b60</div>
<div>  (cleaned up) New segment addr 0xe74a0 size 0x18b60 offset 0xffee3630 filesize 0x18b60</div><div>Loading segment from rom address 0xffee3614</div><div>  Entry Point 0x00000000</div><div>Loading Segment: addr: 0x00000000000e74a0 memsz: 0x0000000000018b60 filesz: 0x0000000000018b60</div>
<div>lb: [0x0000000000200000, 0x0000000000360000)</div><div>Post relocation: addr: 0x00000000000e74a0 memsz: 0x0000000000018b60 filesz: 0x0000000000018b60</div><div>it's not compressed!</div><div>[ 0x000e74a0, 00100000, 0x00100000) <- ffee3630</div>
<div>dest 000e74a0, end 00100000, bouncebuffer 65eaf000</div><div>Loaded segments</div><div>Jumping to boot code at fc855</div><div>POST: 0xf8</div><div>entry    = 0x000fc855</div><div>lb_start = 0x00200000</div><div>lb_size  = 0x00160000</div>
<div>adjust   = 0x65e0f000</div><div>buffer   = 0x65eaf000</div><div>     elf_boot_notes = 0x00272e18</div><div>adjusted_boot_notes = 0x66081e18</div><div>Start bios (version rel-1.7.0-0-ga026308-20120523_124912-leaky)</div>
<div>Found mainboard AMD Persimmon</div><div>Found CBFS header at 0xfffffbf0</div><div>Ram Size=0x6616f000 (0x0000000000000000 high)</div><div>Relocating init from 0x000e7b40 to 0x66154ae0 (size 41976)</div><div>CPU Mhz=1001</div>
<div>Found 22 PCI devices (max PCI bus is 02)</div><div>Found 2 cpu(s) max supported 2 cpu(s)</div><div>Copying PIR from 0x6616f400 to 0x000fdbc0</div><div>Copying MPTABLE from 0x66170400/66170410 to 0x000fdaa0</div><div>
Copying ACPI RSDP from 0x66171400 to 0x000fda80</div><div>Copying SMBIOS entry point from 0x6617c800 to 0x000fda60</div><div>Scan for VGA option rom</div><div>Found option rom with bad checksum: loc=0x000c0000 len=57856 sum=b</div>
<div>EHCI init on dev 00:12.2 (regs=0xf0247420)</div><div>EHCI init on dev 00:13.2 (regs=0xf0247520)</div><div>OHCI init on dev 00:14.5 (regs=0xf0246000)</div><div>Found 0 lpt ports</div><div>Found 3 serial ports</div><div>
ebda moved from 9fc00 to 9f400</div><div>AHCI controller at 11.0, iobase f0247000, irq 0</div><div>OHCI init on dev 00:12.0 (regs=0xf0244000)</div><div>Searching bootorder for: /pci@i0cf8/*@11/drive@3/disk@0</div><div>ebda moved from 9f400 to 9f000</div>
<div>ebda moved from 9f000 to 9ec00</div><div>AHCI/3: registering: "AHCI/3: KINGSTON SV100S264G ATA-8 Hard-Disk (61057 MiBytes)"</div><div>Got ps2 nak (status=51)</div><div>USB keyboard initialized</div><div>All threads complete.</div>
<div>Scan for option roms</div><div>Press F12 for boot menu.</div><div><br></div><div>drive 0x000fda00: PCHS=16383/16/63 translation=lba LCHS=1024/255/63 s=125045424</div><div>Returned 57344 bytes of ZoneHigh</div><div>e820 map has 6 items:</div>
<div>  0: 0000000000000000 - 000000000009ec00 = 1 RAM</div><div>  1: 000000000009ec00 - 00000000000a0000 = 2 RESERVED</div><div>  2: 00000000000f0000 - 0000000000100000 = 2 RESERVED</div><div>  3: 0000000000100000 - 000000006616d000 = 1 RAM</div>
<div>  4: 000000006616d000 - 000000007f000000 = 2 RESERVED</div><div>  5: 00000000f8000000 - 00000000f9000000 = 2 RESERVED</div><div>enter handle_19:</div><div>  NULL</div><div>Booting from Hard Disk...</div><div>Booting from 0000:7c00</div>
</div><div><br></div>