Hi all, <div><br></div><div>I'm trying to build Coreboot with a Linux kernel and initramfs as payload.</div><div>Here is my step to do it </div><div>1. Download souce code Coreboot , linux-2.6.34.13 , busybox-1.20.2</div>
<div>2. Build busybox and make rootfs ( i build static  )</div><div><div><span class="Apple-tab-span" style="white-space:pre">        </span>$ cd busybox-1.20.2</div><div><span class="Apple-tab-span" style="white-space:pre">  </span>$ make menuconfig</div>
<div><span class="Apple-tab-span" style="white-space:pre">      </span>$ make</div><div><span class="Apple-tab-span" style="white-space:pre">       </span>$ mkdir _install</div><div><span class="Apple-tab-span" style="white-space:pre">     </span>$ make install </div>
<div>        $ cd _install</div><div>        $ find . | cpio -o --format=newc > ../rootfs.img</div><div>        $ cd ..</div><div>        $ gzip -c rootfs.img > rootfs.img.gz</div></div><div>3. Compile a minimal linux kernel</div>
<div><div><span class="Apple-tab-span" style="white-space:pre">   </span>$ cd  linux-2.6.34.13</div><div><span class="Apple-tab-span" style="white-space:pre">        </span>$ make menuconfig</div><div><span class="Apple-tab-span" style="white-space:pre">    </span>$ make</div>
</div><div>4. Convert the kernel image and rootfs to ELF</div><div>        $ mkelfImage --kernel=bzImage --ramdisk=rootfs.img --output=payload.elf</div><div>5. Compile Coreboot for qemu using this payload.elf as payload</div>
<div>6. Start qemu using Coreboot.rom </div><div>       $ qemu -bios coreboot/build/coreboot.rom -hda disk.img -nographic</div><div><br></div><div>But result is failed. QEMU hang out and can't continue</div><div>Below is qemu log.</div>
<div><br></div><div>Could you give me some advice ??</div><div>Thanks</div><div><br></div><div>-------------------------------------------------------------------------</div><div>qemu log</div><div>------------------------------------------------------------------------</div>
<div><div>open /dev/kvm: No such file or directory</div><div>Could not initialize KVM, will disable KVM support</div><div>qemu: pci_add_option_rom: failed to find romfile "pxe-rtl8139.bin"</div><div><br></div><div>
<br></div><div>coreboot-4.0-2732-g0db6820-dirty Thu Aug 30 11:34:32 ICT 2012 starting...</div><div>Loading image.</div><div>CBFS: Looking for 'fallback/coreboot_ram'</div><div>CBFS: found.</div><div>CBFS: loading stage fallback/coreboot_ram @ 0x100000 (147456 bytes), entry @ 0x100000</div>
<div>Jumping to image.</div><div>coreboot-4.0-2732-g0db6820-dirty Thu Aug 30 11:34:32 ICT 2012 booting...</div><div>Enumerating buses...</div><div>Show all devs...Before device enumeration.</div><div>Root Device: enabled 1</div>
<div>PCI_DOMAIN: 0000: enabled 1</div><div>PCI: 00:00.0: enabled 1</div><div>PCI: 00:01.0: enabled 1</div><div>PCI: 00:01.1: enabled 1</div><div>Compare with tree...</div><div>Root Device: enabled 1</div><div> PCI_DOMAIN: 0000: enabled 1</div>
<div>  PCI: 00:00.0: enabled 1</div><div>  PCI: 00:01.0: enabled 1</div><div>  PCI: 00:01.1: enabled 1</div><div>scan_static_bus for Root Device</div><div>PCI_DOMAIN: 0000 enabled</div><div>PCI_DOMAIN: 0000 scanning...</div>
<div>PCI: pci_scan_bus for bus 00</div><div>PCI: 00:00.0 [8086/1237] ops</div><div>PCI: 00:00.0 [8086/1237] enabled</div><div>PCI: 00:01.0 [8086/7000] bus ops</div><div>PCI: 00:01.0 [8086/7000] enabled</div><div>PCI: 00:01.1 [8086/7010] ops</div>
<div>PCI: 00:01.1 [8086/7010] enabled</div><div>PCI: 00:01.3 [8086/7113] bus ops</div><div>pwrmgt_enable: gpo default missing in devicetree.cb!</div><div>PCI: 00:01.3 [8086/7113] enabled</div><div>PCI: 00:02.0 [1013/00b8] ops</div>
<div>PCI: 00:02.0 [1013/00b8] enabled</div><div>PCI: 00:03.0 [10ec/8139] enabled</div><div>scan_static_bus for PCI: 00:01.0</div><div>scan_static_bus for PCI: 00:01.0 done</div><div>scan_static_bus for PCI: 00:01.3</div><div>
scan_static_bus for PCI: 00:01.3 done</div><div>PCI: pci_scan_bus returning with max=000</div><div>scan_static_bus for Root Device done</div><div>done</div><div>found VGA at PCI: 00:02.0</div><div>Setting up VGA for PCI: 00:02.0</div>
<div>Setting PCI_BRIDGE_CTL_VGA for bridge PCI_DOMAIN: 0000</div><div>Setting PCI_BRIDGE_CTL_VGA for bridge Root Device</div><div>Allocating resources...</div><div>Reading resources...</div><div>Root Device read_resources bus 0 link: 0</div>
<div>PCI_DOMAIN: 0000 read_resources bus 0 link: 0</div><div>PCI_DOMAIN: 0000 read_resources bus 0 link: 0 done</div><div>Root Device read_resources bus 0 link: 0 done</div><div>Done reading resources.</div><div>Show resources in subtree (Root Device)...After reading.</div>
<div> Root Device child on link 0 PCI_DOMAIN: 0000</div><div>  PCI_DOMAIN: 0000 child on link 0 PCI: 00:00.0</div><div>  PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000</div>
<div>  PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100</div><div>  PCI_DOMAIN: 0000 resource base fec00000 size 100000 align 0 gran 0 limit ffffffff flags e0000200 index 2</div>
<div>  PCI_DOMAIN: 0000 resource base fee00000 size 10000 align 0 gran 0 limit ffffffff flags e0000200 index 3</div><div>   PCI: 00:00.0</div><div>   PCI: 00:01.0</div><div>   PCI: 00:01.0 resource base 0 size 1000 align 0 gran 0 limit ffff flags c0000100 index 1</div>
<div>   PCI: 00:01.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags d0000200 index 2</div><div>   PCI: 00:01.1</div><div>   PCI: 00:01.1 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20</div>
<div>   PCI: 00:01.3</div><div>   PCI: 00:01.3 resource base e400 size 40 align 0 gran 0 limit ffff flags d0000100 index 1</div><div>   PCI: 00:01.3 resource base f00 size 10 align 0 gran 0 limit ffff flags d0000100 index 2</div>
<div>   PCI: 00:02.0</div><div>   PCI: 00:02.0 resource base 0 size 2000000 align 25 gran 25 limit ffffffff flags 1200 index 10</div><div>   PCI: 00:02.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 14</div>
<div>   PCI: 00:02.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30</div><div>   PCI: 00:03.0</div><div>   PCI: 00:03.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10</div>
<div>   PCI: 00:03.0 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 14</div><div>PCI_DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff</div><div>PCI: 00:03.0 10 *  [0x0 - 0xff] io</div>
<div>PCI: 00:01.1 20 *  [0x400 - 0x40f] io</div><div>PCI_DOMAIN: 0000 compute_resources_io: base: 410 size: 410 align: 8 gran: 0 limit: ffff done</div><div>PCI_DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff</div>
<div>PCI: 00:02.0 10 *  [0x0 - 0x1ffffff] prefmem</div><div>PCI: 00:02.0 30 *  [0x2000000 - 0x200ffff] mem</div><div>PCI: 00:02.0 14 *  [0x2010000 - 0x2010fff] mem</div><div>PCI: 00:03.0 14 *  [0x2011000 - 0x20110ff] mem</div>
<div>PCI_DOMAIN: 0000 compute_resources_mem: base: 2011100 size: 2011100 align: 25 gran: 0 limit: ffffffff done</div><div>avoid_fixed_resources: PCI_DOMAIN: 0000</div><div>avoid_fixed_resources:@PCI_DOMAIN: 0000 10000000 limit 0000ffff</div>
<div>avoid_fixed_resources:@PCI_DOMAIN: 0000 10000100 limit ffffffff</div><div>constrain_resources: PCI_DOMAIN: 0000</div><div>constrain_resources: PCI: 00:00.0</div><div>constrain_resources: PCI: 00:01.0</div><div>constrain_resources: PCI: 00:01.1</div>
<div>constrain_resources: PCI: 00:01.3</div><div>constrain_resources: PCI: 00:02.0</div><div>constrain_resources: PCI: 00:03.0</div><div>avoid_fixed_resources2: PCI_DOMAIN: 0000@10000000 limit 0000ffff</div><div><span class="Apple-tab-span" style="white-space:pre">       </span>lim->base 00001000 lim->limit 0000e3ff</div>
<div>avoid_fixed_resources2: PCI_DOMAIN: 0000@10000100 limit ffffffff</div><div><span class="Apple-tab-span" style="white-space:pre">       </span>lim->base 00000000 lim->limit febfffff</div><div>Setting resources...</div>
<div>PCI_DOMAIN: 0000 allocate_resources_io: base:1000 size:410 align:8 gran:0 limit:e3ff</div><div>Assigned: PCI: 00:03.0 10 *  [0x1000 - 0x10ff] io</div><div>Assigned: PCI: 00:01.1 20 *  [0x1400 - 0x140f] io</div><div>PCI_DOMAIN: 0000 allocate_resources_io: next_base: 1410 size: 410 align: 8 gran: 0 done</div>
<div>PCI_DOMAIN: 0000 allocate_resources_mem: base:fc000000 size:2011100 align:25 gran:0 limit:febfffff</div><div>Assigned: PCI: 00:02.0 10 *  [0xfc000000 - 0xfdffffff] prefmem</div><div>Assigned: PCI: 00:02.0 30 *  [0xfe000000 - 0xfe00ffff] mem</div>
<div>Assigned: PCI: 00:02.0 14 *  [0xfe010000 - 0xfe010fff] mem</div><div>Assigned: PCI: 00:03.0 14 *  [0xfe011000 - 0xfe0110ff] mem</div><div>PCI_DOMAIN: 0000 allocate_resources_mem: next_base: fe011100 size: 2011100 align: 25 gran: 0 done</div>
<div>Root Device assign_resources, bus 0 link: 0</div><div>Detected 393216 Kbytes (384 MiB) RAM.</div><div>PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0</div><div>PCI: 00:01.1 20 <- [0x0000001400 - 0x000000140f] size 0x00000010 gran 0x04 io</div>
<div>PCI: 00:02.0 10 <- [0x00fc000000 - 0x00fdffffff] size 0x02000000 gran 0x19 prefmem</div><div>PCI: 00:02.0 14 <- [0x00fe010000 - 0x00fe010fff] size 0x00001000 gran 0x0c mem</div><div>PCI: 00:02.0 30 <- [0x00fe000000 - 0x00fe00ffff] size 0x00010000 gran 0x10 romem</div>
<div>PCI: 00:03.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io</div><div>PCI: 00:03.0 14 <- [0x00fe011000 - 0x00fe0110ff] size 0x00000100 gran 0x08 mem</div><div>PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0</div>
<div>Root Device assign_resources, bus 0 link: 0</div><div>Done setting resources.</div><div>Show resources in subtree (Root Device)...After assigning values.</div><div> Root Device child on link 0 PCI_DOMAIN: 0000</div><div>
  PCI_DOMAIN: 0000 child on link 0 PCI: 00:00.0</div><div>  PCI_DOMAIN: 0000 resource base 1000 size 410 align 8 gran 0 limit e3ff flags 40040100 index 10000000</div><div>  PCI_DOMAIN: 0000 resource base fc000000 size 2011100 align 25 gran 0 limit febfffff flags 40040200 index 10000100</div>
<div>  PCI_DOMAIN: 0000 resource base fec00000 size 100000 align 0 gran 0 limit ffffffff flags e0000200 index 2</div><div>  PCI_DOMAIN: 0000 resource base fee00000 size 10000 align 0 gran 0 limit ffffffff flags e0000200 index 3</div>
<div>  PCI_DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index a</div><div>  PCI_DOMAIN: 0000 resource base c0000 size 17f40000 align 0 gran 0 limit 0 flags e0004200 index b</div><div>   PCI: 00:00.0</div>
<div>   PCI: 00:01.0</div><div>   PCI: 00:01.0 resource base 0 size 1000 align 0 gran 0 limit ffff flags c0000100 index 1</div><div>   PCI: 00:01.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags d0000200 index 2</div>
<div>   PCI: 00:01.1</div><div>   PCI: 00:01.1 resource base 1400 size 10 align 4 gran 4 limit e3ff flags 60000100 index 20</div><div>   PCI: 00:01.3</div><div>   PCI: 00:01.3 resource base e400 size 40 align 0 gran 0 limit ffff flags d0000100 index 1</div>
<div>   PCI: 00:01.3 resource base f00 size 10 align 0 gran 0 limit ffff flags d0000100 index 2</div><div>   PCI: 00:02.0</div><div>   PCI: 00:02.0 resource base fc000000 size 2000000 align 25 gran 25 limit febfffff flags 60001200 index 10</div>
<div>   PCI: 00:02.0 resource base fe010000 size 1000 align 12 gran 12 limit febfffff flags 60000200 index 14</div><div>   PCI: 00:02.0 resource base fe000000 size 10000 align 16 gran 16 limit febfffff flags 60002200 index 30</div>
<div>   PCI: 00:03.0</div><div>   PCI: 00:03.0 resource base 1000 size 100 align 8 gran 8 limit e3ff flags 60000100 index 10</div><div>   PCI: 00:03.0 resource base fe011000 size 100 align 8 gran 8 limit febfffff flags 60000200 index 14</div>
<div>Done allocating resources.</div><div>Enabling resources...</div><div>PCI: 00:00.0 cmd <- 00</div><div>PCI: 00:01.0 cmd <- 00</div><div>PCI: 00:01.1 cmd <- 01</div><div>PCI: 00:01.3 cmd <- 00</div><div>PCI: 00:02.0 cmd <- 03</div>
<div>PCI: 00:03.0 cmd <- 03</div><div>done.</div><div>Initializing devices...</div><div>Root Device init</div><div>PCI: 00:00.0 init</div><div>Keyboard init...</div><div>setting ethernet</div><div>Assigning IRQ 11 to 0:3.0</div>
<div>i8259_configure_irq_trigger: current interrupts are 0x0</div><div>i8259_configure_irq_trigger: try to set interrupts 0x800</div><div>PCI: 00:01.0 init</div><div>RTC Init</div><div>PCI: 00:01.1 init</div><div>IDE: Primary IDE interface: on</div>
<div>IDE: Secondary IDE interface: on</div><div>IDE: Access to legacy IDE ports: off</div><div>PCI: 00:02.0 init</div><div>CBFS: Looking for 'pci1013,00b8.rom'</div><div>CBFS: Could not find file 'pci1013,00b8.rom'.</div>
<div>Option ROM address for PCI: 00:02.0 = fe000000</div><div>PCI expansion ROM, signature 0xaa55, INIT size 0x8c00, data ptr 0x010f</div><div>PCI ROM image, vendor ID 1013, device ID 00b8,</div><div>PCI ROM image, Class Code 030000, Code Type 00</div>
<div>Copying VGA ROM Image from fe000000 to 0xc0000, 0x8c00 bytes</div><div>Real mode stub @00000600: 867 bytes</div><div>Calling Option ROM...</div><div>... Option ROM returned.</div><div>PCI: 00:03.0 init</div><div>CBFS: Looking for 'pci10ec,8139.rom'</div>
<div>CBFS: Could not find file 'pci10ec,8139.rom'.</div><div>Devices initialized</div><div>Show all devs...After init.</div><div>Root Device: enabled 1</div><div>PCI_DOMAIN: 0000: enabled 1</div><div>PCI: 00:00.0: enabled 1</div>
<div>PCI: 00:01.0: enabled 1</div><div>PCI: 00:01.1: enabled 1</div><div>PCI: 00:01.3: enabled 1</div><div>PCI: 00:02.0: enabled 1</div><div>PCI: 00:03.0: enabled 1</div><div>Re-Initializing CBMEM area to 0x17fe0000</div>
<div>Initializing CBMEM area to 0x17fe0000 (131072 bytes)</div><div>Adding CBMEM entry as no. 1</div><div>Moving GDT to 17fe0200...ok</div><div>High Tables Base is 17fe0000.</div><div>Copying Interrupt Routing Table to 0x000f0000... done.</div>
<div>Adding CBMEM entry as no. 2</div><div>Copying Interrupt Routing Table to 0x17fe0400... done.</div><div>PIRQ table: 128 bytes.</div><div>Adding CBMEM entry as no. 3</div><div>smbios_write_tables: 17fe1400</div><div>Root Device (QEMU Mainboard)</div>
<div>PCI_DOMAIN: 0000 (QEMU Northbridge)</div><div>PCI: 00:00.0 (QEMU Northbridge)</div><div>PCI: 00:01.0 (Intel 82371FB/SB/MX/AB/EB/MB Southbridge)</div><div>PCI: 00:01.1 (Intel 82371FB/SB/MX/AB/EB/MB Southbridge)</div><div>
PCI: 00:01.3 ()</div><div>PCI: 00:02.0 ()</div><div>PCI: 00:03.0 ()</div><div>SMBIOS tables: 377 bytes.</div><div>Adding CBMEM entry as no. 4</div><div>Writing high table forward entry at 0x00000500</div><div>Wrote coreboot table at: 00000500, 0x10 bytes, checksum cbe0</div>
<div>New low_table_end: 0x00000528</div><div>Now going to write high coreboot table at 0x17fe1c00</div><div>rom_table_end = 0x17fe1c00</div><div>Adjust low_table_end from 0x00000528 to 0x00001000 </div><div>Adjust rom_table_end from 0x17fe1c00 to 0x17ff0000 </div>
<div>Adding high table area</div><div>coreboot memory table:</div><div> 0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES</div><div> 1. 0000000000001000-000000000009ffff: RAM</div><div> 2. 00000000000c0000-0000000017fdffff: RAM</div>
<div> 3. 0000000017fe0000-0000000017ffffff: CONFIGURATION TABLES</div><div> 4. 00000000ff800000-00000000ffffffff: RESERVED</div><div>Wrote coreboot table at: 17fe1c00, 0x1f0 bytes, checksum 2ae5</div><div>coreboot table: 520 bytes.</div>
<div>Multiboot Information structure has been written.</div><div> 0. FREE SPACE 17fe9c00 00016400</div><div> 1. GDT        17fe0200 00000200</div><div> 2. IRQ TABLE  17fe0400 00001000</div><div> 3. SMBIOS     17fe1400 00000800</div>
<div> 4. COREBOOT   17fe1c00 00008000</div><div>Lam den day thoiCBFS: Looking for 'fallback/payload'</div><div>CBFS: found.</div><div>Got a payload</div><div>CPU0: stack from 00118000 to 00120000:Lowest stack address 0011fbb8</div>
<div>Loading segment from rom address 0xff809bb8</div><div>  code (compression=1)</div><div>  New segment dstaddr 0x10000 memsize 0x13224 srcaddr 0xff809c44 filesize 0x1003</div><div>  (cleaned up) New segment addr 0x10000 size 0x13224 offset 0xff809c44 filesize 0x1003</div>
<div>Loading segment from rom address 0xff809bd4</div><div>  BSS 0x00020000 (4208 byte)</div><div>Loading segment from rom address 0xff809bf0</div><div>  code (compression=0)</div><div>  New segment dstaddr 0x100000 memsize 0x700000 srcaddr 0xff80ac47 filesize 0xe0680</div>
<div>  (cleaned up) New segment addr 0x100000 size 0x700000 offset 0xff80ac47 filesize 0xe0680</div><div>Loading segment from rom address 0xff809c0c</div><div>  code (compression=0)</div><div>  New segment dstaddr 0x800000 memsize 0xdc459 srcaddr 0xff8eb2c7 filesize 0xdc459</div>
<div>  (cleaned up) New segment addr 0x800000 size 0xdc459 offset 0xff8eb2c7 filesize 0xdc459</div><div>Loading segment from rom address 0xff809c28</div><div>  Entry Point 0x00000000</div><div>Loading Segment: addr: 0x0000000000020000 memsz: 0x0000000000001070 filesz: 0x0000000000000000</div>
<div>lb: [0x0000000000100000, 0x0000000000124000)</div><div>Post relocation: addr: 0x0000000000020000 memsz: 0x0000000000001070 filesz: 0x0000000000000000</div><div>Loading Segment: addr: 0x0000000000010000 memsz: 0x0000000000013224 filesz: 0x0000000000001003</div>
<div>lb: [0x0000000000100000, 0x0000000000124000)</div><div>Post relocation: addr: 0x0000000000010000 memsz: 0x0000000000013224 filesz: 0x0000000000001003</div><div>using LZMA</div><div>[ 0x00010000, 0001199c, 0x00023224) <- ff809c44</div>
<div>Clearing Segment: addr: 0x000000000001199c memsz: 0x0000000000011888</div><div>dest 00010000, end 00023224, bouncebuffer 178bc000</div><div>Loading Segment: addr: 0x0000000000100000 memsz: 0x0000000000700000 filesz: 0x00000000000e0680</div>
<div>lb: [0x0000000000100000, 0x0000000000124000)</div><div>segment: [0x0000000000100000, 0x00000000001e0680, 0x0000000000800000)</div><div>   late: [0x0000000000124000, 0x00000000001e0680, 0x0000000000800000)</div><div> bounce: [0x00000000178bc000, 0x00000000178e0000, 0x00000000178e0000)</div>
<div>Post relocation: addr: 0x00000000178bc000 memsz: 0x0000000000024000 filesz: 0x0000000000024000</div><div>it's not compressed!</div><div>[ 0x178bc000, 178e0000, 0x178e0000) <- ff80ac47</div><div>dest 178bc000, end 178e0000, bouncebuffer 178bc000</div>
<div>Loading Segment: addr: 0x0000000000124000 memsz: 0x00000000006dc000 filesz: 0x00000000000bc680</div><div>lb: [0x0000000000100000, 0x0000000000124000)</div><div>Post relocation: addr: 0x0000000000124000 memsz: 0x00000000006dc000 filesz: 0x00000000000bc680</div>
<div>it's not compressed!</div><div>[ 0x00124000, 001e0680, 0x00800000) <- ff82ec47</div><div>Clearing Segment: addr: 0x00000000001e0680 memsz: 0x000000000061f980</div><div>dest 00124000, end 00800000, bouncebuffer 178bc000</div>
<div>Loading Segment: addr: 0x0000000000800000 memsz: 0x00000000000dc459 filesz: 0x00000000000dc459</div><div>lb: [0x0000000000100000, 0x0000000000124000)</div><div>Post relocation: addr: 0x0000000000800000 memsz: 0x00000000000dc459 filesz: 0x00000000000dc459</div>
<div>it's not compressed!</div><div>[ 0x00800000, 008dc459, 0x008dc459) <- ff8eb2c7</div><div>dest 00800000, end 008dc459, bouncebuffer 178bc000</div><div>Loaded segments</div><div>Jumping to boot code at 10000</div>
<div>entry    = 0x00010000</div><div>lb_start = 0x00100000</div><div>lb_size  = 0x00024000</div><div>adjust   = 0x17ebc000</div><div>buffer   = 0x178bc000</div><div>     elf_boot_notes = 0x0010d364</div><div>adjusted_boot_notes = 0x17fc9364</div>
<div>Firmware type: LinuxBIOS</div></div><div><br></div>