<div dir="ltr"><br><br><div class="gmail_quote">---------- Forwarded message ---------<br>From: lowRISC Announcements <<a href="mailto:list@ann.lowrisc.org">list@ann.lowrisc.org</a>><br>Date: Sun, Mar 8, 2015 at 1:52 PM<br>Subject: lowRISC in Google Summer of Code 2015<br>To:  <<a href="mailto:rminnich@gmail.com">rminnich@gmail.com</a>><br><br><br><br>
We're pleased to announce that lowRISC is taking part in Google Summer of Code<br>
as a mentoring organisation. We're working with a number of our friends in the<br>
wider free and open source software and hardware communities to provide a<br>
range of project ideas in a number of different implementation languages<br>
covering every level of the hardware/software stack. GSoC provides a stipend<br>
of $5500 for selected students to work on open source over the summer.<br>
<br>
Student applications open on Monday 16th March. For more information, see the<br>
GSoC FAQ<br>
<<a href="https://www.google-melange.com/gsoc/document/show/gsoc_program/google/gsoc2015/help_page" target="_blank">https://www.google-melange.<u></u>com/gsoc/document/show/gsoc_<u></u>program/google/gsoc2015/help_<u></u>page</a>>.<br>
The full lowRISC ideas list is available here<br>
<<a href="http://www.lowrisc.org/docs/gsoc-2015-ideas/" target="_blank">http://www.lowrisc.org/docs/<u></u>gsoc-2015-ideas/</a>>, and the titles are listed<br>
below. We're also very interested in student-proposed ideas. Massive thanks<br>
are due to everyone who has volunteered to mentor.<br>
<br>
* A fully open source FPGA compilation flow using Yosys<br>
* Accessing the OpenCores ecosystem (implementing a Wishbone to TileLink bridge)<br>
* jor1k port to RISC-V<br>
* Extend Tavor to support directed generation of assembly test cases<br>
* Constrained randomised testing with coverage tracking in Cocotb<br>
* TCP offload to minion cores using rump kernels<br>
* Schematic Viewer for Netlists (SVG/JavaScript)<br>
* Porting Icarus Verilog to JavaScript using Emscripten<br>
* Optimized ray tracer for Nyuzi parallel processor<br>
* Porting musl libc to RISC-V<br>
* LLVM pass for control-flow hijacking protection using lowRISC’s tagged memory<br>
* Porting L4/FIASCO.OC to RISC-V<br>
* Adding Chisel support to FuseSoC<br>
* Trace Debugging Infrastructure for lowRISC<br>
* OCaml native code port to RISC-V<br>
* JTAG hardware debugging support for Nyuzi<br>
<br>
Even if you're not a student, we'd appreciate your help in spreading the word<br>
to ensure we get the best possible applicants. As ever, we invite you to<br>
subscribe to the lowrisc-dev discussion list<br>
<<a href="http://listmaster.pepperfish.net/cgi-bin/mailman/listinfo/lowrisc-dev-lists.lowrisc.org" target="_blank">http://listmaster.pepperfish.<u></u>net/cgi-bin/mailman/listinfo/<u></u>lowrisc-dev-lists.lowrisc.org</a>><u></u>,<br>
idle on #lowRISC on <a href="http://irc.oftc.net" target="_blank">irc.oftc.net</a>, and follow @lowRISC on Twitter.<br>
<br>
-- The lowRISC team<br>
<br>
<br>
------<br>
If you wish to unsubscribe, click <a href="http://subscribe.lowrisc.org/unsubscribe?email=rminnich%40gmail.com&secret=e66ba8262f518ffbe2fb50edd82c61f0ed8f5c6a" target="_blank">http://subscribe.lowrisc.org/<u></u>unsubscribe?email=rminnich%<u></u>40gmail.com&secret=<u></u>e66ba8262f518ffbe2fb50edd82c61<u></u>f0ed8f5c6a</a><br>
</div></div>