<div dir="ltr">Those typically indicate there is a note at the bottom of the table with additional information, corresponding to the superscript number.<div><br></div><div>So you should find a (2) and (3) entry at the bottom of the table explaining that value in more detail. Hopefully.</div><div><br></div><div>-duncan</div><div><br></div></div><div class="gmail_extra"><br><div class="gmail_quote">On Mon, May 9, 2016 at 8:18 AM, Rafael Machado <span dir="ltr"><<a href="mailto:rafaelrodrigues.machado@gmail.com" target="_blank">rafaelrodrigues.machado@gmail.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div dir="ltr">Hi everyone<div><br></div><div>I'm taking a look at the Intel developers guide and there is a notation there that I didn't understand.</div><div><br></div><div><img src="cid:154961693bbd0cad2201" alt="pasted1" style="max-width:100%"><br></div><div><br></div><div>Since there are several guys with more experience here, probably someone can help me. This is the table with the default values of the registers after a system reset, from Intel Developers Guide, page 2285.</div><div><br></div><div>That does the "H2" means at the attached picture ?</div><div>And what toes the xxH3 means too ?</div><div><br></div><div>Thanks and Regards</div><div>Rafael R. Machado</div><div><br></div><div><br></div></div>
<br>--<br>
coreboot mailing list: <a href="mailto:coreboot@coreboot.org">coreboot@coreboot.org</a><br>
<a href="https://www.coreboot.org/mailman/listinfo/coreboot" rel="noreferrer" target="_blank">https://www.coreboot.org/mailman/listinfo/coreboot</a><br></blockquote></div><br></div>