<div dir="ltr">yes I do. I'm working from ToT. Bisecting now</div><br><div class="gmail_quote"><div dir="ltr">On Mon, Jan 9, 2017 at 2:37 PM Nico Huber <<a href="mailto:nico.h@gmx.de">nico.h@gmx.de</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">IIRC, <a href="https://review.coreboot.org/#/c/17910/" rel="noreferrer" class="gmail_msg" target="_blank">https://review.coreboot.org/#/c/17910/</a> fixed something similar.<br class="gmail_msg">
It's merged yet, do you have it applied?<br class="gmail_msg">
<br class="gmail_msg">
Nico<br class="gmail_msg">
<br class="gmail_msg">
On 09.01.2017 23:27, David Hendricks via coreboot wrote:<br class="gmail_msg">
> Iru had a similar problem very recently:<br class="gmail_msg">
> <a href="https://www.coreboot.org/pipermail/coreboot/2017-January/082806.html" rel="noreferrer" class="gmail_msg" target="_blank">https://www.coreboot.org/pipermail/coreboot/2017-January/082806.html</a><br class="gmail_msg">
><br class="gmail_msg">
> Iru - Were you able to resolve the issue you saw?<br class="gmail_msg">
><br class="gmail_msg">
> On Mon, Jan 9, 2017 at 2:13 PM, ron minnich <<a href="mailto:rminnich@gmail.com" class="gmail_msg" target="_blank">rminnich@gmail.com</a>> wrote:<br class="gmail_msg">
>> what's weird is coreboot is unchanged, just the payload.<br class="gmail_msg">
>><br class="gmail_msg">
>> I am wondering if anyone recognizes this<br class="gmail_msg">
>><br class="gmail_msg">
>> IMD small region:<br class="gmail_msg">
>>   IMD ROOT    0. bfffec00 00000400<br class="gmail_msg">
>>   ROMSTAGE    1. bfffebe0 00000004<br class="gmail_msg">
>>   GDT         2. bfffe9e0 00000200<br class="gmail_msg">
>> Writing AMD DCT configuration to Flash<br class="gmail_msg">
>> CBFS: 'Master Header Locator' located CBFS at [100:ffffc0)<br class="gmail_msg">
>> CBFS: Locating 's3nv'<br class="gmail_msg">
>> CBFS: Found @ offset 2fec0 size 10000<br class="gmail_msg">
>> Manufacturer: ef<br class="gmail_msg">
>> SF: Detected W25Q128 with sector size 0x1000, total 0x1000000<br class="gmail_msg">
>> FCH SPI: Too much to write. Does your SPI chip driver use spi_crop_chunk()?<br class="gmail_msg">
>> SF: Failed to send command 06: 1<br class="gmail_msg">
>> FCH SPI: Too much to write. Does your SPI chip driver use spi_crop_chunk()?<br class="gmail_msg">
>> SF: Failed to send command 06: 1<br class="gmail_msg">
>><br class="gmail_msg">
>> Also ... "Too much to write" ... I'll submit a CL but, folks, "Too much to<br class="gmail_msg">
>> write"? How about some numbers on this kind of message :-)<br class="gmail_msg">
>><br class="gmail_msg">
>> --<br class="gmail_msg">
>> coreboot mailing list: <a href="mailto:coreboot@coreboot.org" class="gmail_msg" target="_blank">coreboot@coreboot.org</a><br class="gmail_msg">
>> <a href="https://www.coreboot.org/mailman/listinfo/coreboot" rel="noreferrer" class="gmail_msg" target="_blank">https://www.coreboot.org/mailman/listinfo/coreboot</a><br class="gmail_msg">
><br class="gmail_msg">
><br class="gmail_msg">
><br class="gmail_msg">
<br class="gmail_msg">
</blockquote></div>