<div dir="ltr"><br><div class="gmail_extra"><br><div class="gmail_quote">On Tue, Jan 10, 2017 at 12:13 AM, ron minnich <span dir="ltr"><<a href="mailto:rminnich@gmail.com" target="_blank">rminnich@gmail.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex"><div dir="ltr">what's weird is coreboot is unchanged, just the payload.<div><br></div><div>I am wondering if anyone recognizes this</div><div><br></div><div><div>IMD small region:</div><div>  IMD ROOT    0. bfffec00 00000400</div><div>  ROMSTAGE    1. bfffebe0 00000004</div><div>  GDT         2. bfffe9e0 00000200</div><div>Writing AMD DCT configuration to Flash</div><div>CBFS: 'Master Header Locator' located CBFS at [100:ffffc0)</div><div>CBFS: Locating 's3nv'</div><div>CBFS: Found @ offset 2fec0 size 10000</div><div>Manufacturer: ef</div><div>SF: Detected W25Q128 with sector size 0x1000, total 0x1000000</div><div>FCH SPI: Too much to write. Does your SPI chip driver use spi_crop_chunk()?</div><div>SF: Failed to send command 06: 1</div><div>FCH SPI: Too much to write. Does your SPI chip driver use spi_crop_chunk()?</div><div>SF: Failed to send command 06: 1</div></div><div><br></div><div>Also ... "Too much to write" ... I'll submit a CL but, folks, "Too much to write"? How about some numbers on this kind of message :-)</div></div><br></blockquote><div><br></div><div>All AMD southbridge/spi.c is affected: spi_ctrlr_xfer() fails with bytesout==0.<br><br>-       bytesout--;<br>+       if (bytesout)<br>+               bytesout--;<br><br></div><div>That alone might fix it, but will need to check datasheets about resetting fifo pointers.<br><br></div><div>Kyösti<br></div></div></div></div>